功率半导体器件
    3.
    发明公开

    公开(公告)号:CN114220843A

    公开(公告)日:2022-03-22

    申请号:CN202111537706.8

    申请日:2021-12-15

    Abstract: 本申请提供一种功率半导体器件,该功率半导体器件包括第一导电类型碳化硅衬底和位于所述衬底上方的第一导电类型漂移层,以及设置于所述漂移层上的有源区、终端区和位于所述有源区与所述终端区之间的主结区;所述有源区包括多个间隔设置于所述漂移层表面内的第二导电类型第一掺杂区,以及位于漂移层上方的第一金属层和第二金属层;所述主结区包括设置于所述漂移层表面内的第二导电类型第二掺杂区,以及覆盖所述第二掺杂区部分上表面的电阻层;所述电阻层具有正的温度系数;所述第一金属层、所述第二金属层和所述电阻层相互电连接。通过在主结区设置具有正的温度系数的电阻层,抑制芯片主结上的浪涌电流,降低主结金属被熔化的风险。

    一种功率器件结终端结构、制造方法及功率器件

    公开(公告)号:CN112993009B

    公开(公告)日:2023-04-18

    申请号:CN201911302916.1

    申请日:2019-12-17

    Abstract: 本申请提供了一种功率器件结终端结构,场限环包括第一组场限环和第二组场限环,第一组场限环和第二组场限环中,每个场限环的宽度加上靠近主结方向且与其相邻的间隔的宽度为一常数;其中,第一组场限环相邻的场限环之间的间距以及主结与其相邻的场限环之间的间距中,每两个或多个相邻的所述间距相等,且沿从主结至场限环的方向依次递增;第二组场限环相邻的场限环之间的间距以及第二组场限环与第一组场限环相邻的场限环之间的间距中,沿从主结至场限环的方向,所述间距依次递增。本申请的结终端结构避免了主结附近和结终端外边缘附近的局部电场过大导致的器件击穿现象,使功率器件耐压性能和可靠性提升。

    一种半导体芯片对准标记的制作方法及半导体芯片

    公开(公告)号:CN112201579B

    公开(公告)日:2024-07-09

    申请号:CN202010872619.7

    申请日:2020-08-26

    Abstract: 本发明公开了一种半导体芯片对准标记的制作方法及半导体芯片,所述方法包括以下步骤:在衬底之上形成外延层;在外延层之上形成掩膜层;通过光刻并刻蚀掩膜层的注入区窗口和对准标记窗口,直到露出外延层上表面的对应区域;在注入区窗口进行离子注入;在除了对准标记窗口之外的半导体芯片表面区域形成标记光刻层;利用标记光刻层作为掩膜对所述外延层上表面的对应区域进行刻蚀,将其刻蚀至指定深度;去除标记光刻层和所述掩膜层。本发明在形成注入区窗口的同时,也在划片道上形成对准标记,通过光刻刻蚀把掩膜层的对准标记传递到外延层上形成永久标记,作为后续光刻涂层的对准标记,降低了两层间对准精度偏差值,提升了套刻精度。

    一种短沟道场效应管及其制作方法

    公开(公告)号:CN114121617A

    公开(公告)日:2022-03-01

    申请号:CN202010898611.8

    申请日:2020-08-31

    Abstract: 本说明书一个或多个实施例提供一种短沟道场效应管及其制作方法,能够对沟道长度进行精确控制且控制操作工艺简单。所述方法包括:获取第一导电衬底及第一导电外延层,在所述第一导电外延层上表面沉积生成注入掩膜层;对所述注入掩膜层进行刻蚀生成具有注入掩膜角的掩膜窗口;利用所述掩膜窗口依次进行第二导电离子注入与第一导电离子注入,其中第二导电离子垂直注入,第一导电离子对称倾斜注入;所述第二导电掺杂区中超出所述第一导电掺杂区的部分形成短沟道,在所述短沟道基础上设置源极、栅极与漏极,形成所述短沟道场效应管。所述短沟道场效应管利用所述制作方法制得。

Patent Agency Ranking