-
公开(公告)号:CN114566429A
公开(公告)日:2022-05-31
申请号:CN202011362084.5
申请日:2020-11-27
Applicant: 株洲中车时代半导体有限公司
IPC: H01L21/266 , H01L29/06
Abstract: 本公开提供一种改善晶圆翘曲的方法、半导体器件制备方法及半导体器件。该改善晶圆翘曲的方法包括:提供一翘曲的晶圆;其中,所述晶圆由于在其正面进行的离子注入或刻蚀工艺发生边缘向下的翘曲,且所述晶圆各位置处的翘曲度随其与所述晶圆的中心之间的距离的增大而增大;对所述晶圆的背面进行离子注入,以在所述晶圆的背面形成若干以所述晶圆的中心为中心且间隔设置的环形离子注入区,从而使背面离子注入与正面离子注入或刻蚀工艺产生的应力相互抵消;其中,各个所述环形离子注入区的径向宽度随其与所述晶圆的中心之间的距离的增大而增大。该方法能精准消除由正面工艺带来的晶圆翘曲,避免对后续工艺造成较大影响。
-
公开(公告)号:CN114220735A
公开(公告)日:2022-03-22
申请号:CN202111537622.4
申请日:2021-12-15
Applicant: 株洲中车时代半导体有限公司
IPC: H01L21/28 , H01L21/336 , H01L29/06 , H01L29/423 , H01L29/78
Abstract: 本发明提供了一种功率半导体器件的制作方法及功率半导体器件,解决了碳化硅功率半导体容易沟槽底角形成电场集中,从而导致栅氧击穿失效的问题。功率半导体器件的制作方法包括:提供一衬底;在衬底上形成第一外延层;在第一外延层的上表面形成第一导电类型阱区;在第一导电类型阱区的部分区域形成第一导电类型掺杂层和第二导电类型掺杂层;在第一导电类型阱区的上表面形成第二外延层;刻蚀第二外延层、第一导电类型阱区、第一导电类型掺杂层和第二导电类型掺杂层以形成斜坡结构,斜坡结构沿第二外延层的侧壁向第二导电类型掺杂层延伸;在第二外延层的上表面形成栅氧层;在栅氧层上形成栅极和源极,在衬底远离第一外延层的一侧形成漏极。
-
公开(公告)号:CN114121639A
公开(公告)日:2022-03-01
申请号:CN202010881132.5
申请日:2020-08-27
Applicant: 株洲中车时代半导体有限公司
IPC: H01L21/3065 , H01L21/306 , H01L21/308 , H01L21/762 , H01L29/06 , H01L21/28 , H01L29/423
Abstract: 本发明提供了一种圆滑沟槽的制作方法及圆滑沟槽结构,所述制作方法包括:首先由经所述掩膜层,利用以各向异性为主的第一次干法刻蚀蚀刻所述半导体晶圆,以形成侧壁陡直和底部平滑的沟槽结构,然后去除所述第一层掩膜,并在没有掩膜层的保护情况下,利用以各向同性为主的第二次干法刻蚀蚀刻所述半导体晶圆,以圆滑所述沟槽的顶部和底部,最终形成侧壁陡直、顶部和底部圆滑的沟槽。因此,本发明提供的沟槽制作方法工艺步骤简单,能够极大地提高工艺效率和节约成本,本发明提供的圆滑沟槽结构既能够提升器件性能和可靠性,又可以为后续沟槽内的生长及填充工艺带来便捷。
-
公开(公告)号:CN113035951A
公开(公告)日:2021-06-25
申请号:CN201911355637.1
申请日:2019-12-25
Applicant: 株洲中车时代半导体有限公司
IPC: H01L29/78 , H01L21/336 , C23C16/02 , C23C16/24 , C23C16/56 , C23C16/455 , C23C16/40 , C23C16/44
Abstract: 本发明公开了一种MOSFET结构及其制备方法和应用。该MOSFET结构包括具有沟槽的碳化硅晶圆,以及沉积于所述沟槽的侧壁和底部的栅极氧化层,且沟槽底部的栅极氧化层厚度大于沟槽侧壁的栅极氧化层厚度。本发明的MOSFET结构能够避免底部栅极氧化层厚度偏薄导致器件提前击穿的问题,提高了半导体器件的可靠性。
-
-
-