-
公开(公告)号:CN119906413A
公开(公告)日:2025-04-29
申请号:CN202411703776.X
申请日:2024-11-26
Applicant: 西安微电子技术研究所
IPC: H03K19/0175 , H03K19/173 , H03K19/003 , H03K19/20
Abstract: 本发明提出一种具有上下电过程输出状态控制的双电源三态输出电路及其工作方法,包括逻辑控制电路,弱上下拉电平转换电路,驱动电路;逻辑控制电路由内核逻辑电压供电,弱上下拉电平转换电路由输入输出单元电压和内核逻辑电压供电,驱动电由输入输出单元电压供电。针对输入输出单元电压供电、内核逻辑电压未供电的情况,通过在三态输出单元中增加输入输出电压供电的弱上下拉电路,在内核逻辑电压没有供电时,控制三态输出单元电平转换电路的输入节点电压,让驱动电路中的上拉驱动管和下拉驱动管都处于关闭状态,确保此时三态输出单元工作在三态模式,避免应用系统出现大电流的异常工作情况,避免总线出现信号竞争而引起大电流的问题。
-
公开(公告)号:CN118885381A
公开(公告)日:2024-11-01
申请号:CN202410862678.4
申请日:2024-06-28
Applicant: 西安微电子技术研究所
IPC: G06F11/36
Abstract: 本发明公开了一种调试服务器、多核处理器的调试系统及调试方法,该系统包括:调试主机、仿真器、异构多核目标板;调试主机包括:异构多核GDB和调试服务器;异构多核GDB,发送RSP协议包及调试命令,并实现RSP协议到自定义JTAG协议的转换;调试服务器接收RSP协议包及调试命令,并向仿真器发调试请求,同时将接收仿真器返回的处理结果,并对处理结果进行解析、组装应答帧发送给异构多核GDB;仿真器根据调试请求发送自定义JTAG协议包及命令给异构多核目标板,返回处理结果至调试服务器;异构多核目标板返回处理结果至仿真器。以解决现有技术中所产异构多核处理器所面临的无调试软件使用,无法顺利开展软件开发调试工作的问题,以及存在调试程序复杂、兼容性差等技术问题。
-
公开(公告)号:CN118819229A
公开(公告)日:2024-10-22
申请号:CN202410862685.4
申请日:2024-06-28
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种一级电源输出电压通断次序控制设计方法,采用DC/DC类电压转换电路作为一级电源器件完成板级输入电压到电路工作电压的转换,根据RC充电电压达到两只监控定序电路电压输入阈值先后顺序,依次输出一级电源工作使能信号,开通不同电源轨通道输出,根据RC放电电压下降到两只监控定序电路电压输入阈值先后顺序,依次撤销一级电源工作使能信号,关断不同电源轨通道输出采用电源轨次序管理监控电路完成对一级电源输出电压跟踪定序,实现一级电源输出多电源轨通断次序的控制,满足了超大规模集成电路对工作电压通断次序的特殊需求,并保障了实际应用的上电控制的时效性。
-
公开(公告)号:CN118036520A
公开(公告)日:2024-05-14
申请号:CN202410159375.6
申请日:2024-02-04
Applicant: 西安微电子技术研究所
IPC: G06F30/33
Abstract: 本发明公开了一种SoC多功能模块验证平台及方法,属于集成电路领域,本方法对验证平台中的验证环境进行了改进,在验证环境的开发设计时,为每个功能模块配置了一个功能配置状态入口,通过不同的配置参数,可以配置不同的工作模式,在不同工作模式下进行相关测试,实现了多功能模块在同一验证平台下验证场景的独立开发,极大地实现了验证平台的复用,保证了验证环境的一致性,极大的提高了验证效率;克服了传统验证方法中,多人协同工作时经常出现的各模块验证环境构建过程的“等靠要”状态,本方法使得各验证功能模块验证环境完全实现了独立开发,实现了多人同时并行协同工作,减少了因各模块相互开发导致的验证环境的互相影响。
-
公开(公告)号:CN117573605A
公开(公告)日:2024-02-20
申请号:CN202311489879.6
申请日:2023-11-09
Applicant: 西安微电子技术研究所
IPC: G06F15/78
Abstract: 本发明公开了一种基于CORTEX‑R4架构的SoC结构,包括系统处理器、EMIF1控制器、EMIF2控制器、管脚复用控制模块IOMAX和若干个功能外设模块;系统处理器为CORTEX‑R4处理器内核;系统处理器和若干个功能外设模块集成在片内总线系统BUS MATRIX上;系统处理器的TCM地址空间三套接口的ATCM、B0TCM和B1TCM分别外接片内FLASH模块、EMIF1控制器和片内SRAM存储器;EMIF2控制器支持大容量存储器的访问控制,EMIF2控制器的引脚EMIF2IO和EMIF1控制器的引脚EMIF1IO均通过管脚复用控制模块IOMAX控制,EMIF2控制器和EMIF1控制器的对外引脚为EMIF IO MUX;外部引脚MODE输入给管脚复用控制模块IOMAX,决定模块内部寄存器MODE REG的复位值,MODE REG复位后通过片内总线接口进行配置。
-
公开(公告)号:CN117499352A
公开(公告)日:2024-02-02
申请号:CN202311215249.X
申请日:2023-09-19
Applicant: 西安微电子技术研究所
IPC: H04L49/90 , H04L49/111 , H04L12/46 , H04L47/50 , H04L47/62
Abstract: 本发明公开了一种面向TSN混合流量的主动标识及转发方法和系统,属于集成电路领域,在控制器发送路径对数据流进行快速、主动的识别和感知,采用OuterVLAN作为TSN_Tag对全业务流进行主动的标识,同时对ST流中的关键信息进行提取,形成特定地描述符予以表征;在此基础上,通过描述符对转发表进行快速的查询和更新,在交换器控制平面对ST流建立专用“隧道”,完成高效、准确的转发,从而减小ST流在交换内部的驻留时间,提高数据传输的确定性;最后在终端控制器对数据帧中的TSN_Tag进行剥离,保持对上层应用透明。
-
公开(公告)号:CN117040990A
公开(公告)日:2023-11-10
申请号:CN202310988110.2
申请日:2023-08-07
Applicant: 西安微电子技术研究所
IPC: H04L27/26
Abstract: 本发明公开了一种基于OFDM有线载波通信的子载波表的更新和使用方法,属于数据通信技术领域,本发明将可用子载波表初始化,接收链路接收数据时实时进行前向纠错解码解析,进行子载波异常判定;当判定子载波为异常子载波,更新可用子载波表;更新后BC节点向所有RT节点发送更新命令和更新后的可用子载波表,全部节点均完成更新,系统中所有节点均采用更新后的可用子载波表进行通信;重复上述步骤,实时检测数据。本发明通过借助子载波异常检测判定信噪比低的子载波,采用动态更新和维护OFDM选用子载波表,剔除信噪比低的子信道,充分利用信噪比高的子信道,消除异常频点导致的单位错,降低不可纠正的多位错,达到降低通信误码率的效果。
-
公开(公告)号:CN113873184B
公开(公告)日:2023-10-17
申请号:CN202111277411.1
申请日:2021-10-29
Applicant: 西安微电子技术研究所
IPC: H04N25/76 , H04N25/772 , H04N17/00
Abstract: 本发明公开了一种图像传感器芯片级ADC修调系统,包括修调控制模块和修调预写入模块,修调控制模块连接修调预写入模块,修调控制模块用于输出控制信号给修调预写入模块,修调预写入模块的修调输出连接到ADC模块的控制端,与ADC模块的各待修正模块连接,用于输出修调控制信号,针对系统修调预写入、电容失配修调、功耗修调和误差修调,可有效弥补工艺偏差失配、工艺角偏离等因素引起的性能参数下降和功耗超差、提升ADC的关键动态和静态参数,具有很高的实用性。
-
公开(公告)号:CN116257476A
公开(公告)日:2023-06-13
申请号:CN202310146257.7
申请日:2023-02-21
Applicant: 西安微电子技术研究所
Abstract: 本发明涉及集成电路设计领域,公开了一种支持PCIe总线排序规则的处理方法、系统、终端及介质,通过某些条件下一个接收的事务层包的序列号维持不变、存储事务层包的缓存为空时接收的下一个事务层包的序列号回卷为最小值等方式使得多个事务层包可以使用同一个序列号,序列号在未达到最大值时及时回卷到了初始最小值,配合发明的事务层包读取方法在组成序列号的位数不变的情况下,在保证了缓存中事务层包读取调度遵循PCIe排序规则的前提下极大的延缓了序列号递增到最大值的时间,通过暂停事务层包的缓存写入和序列号生成直到缓存为空等方式解决了序列号设置为最大值后序列号回卷对缓存中事务层包读取调度时PCIe排序规则的破坏。
-
公开(公告)号:CN115865846A
公开(公告)日:2023-03-28
申请号:CN202211274566.4
申请日:2022-10-18
Applicant: 西安微电子技术研究所
IPC: H04L49/253 , H04L49/25
Abstract: 本发明公开了一种PCIe交换电路直通模式控制方法,属于集成电路设计领域。本发明在PCIe交换电路内部为每个端口设置入端交换控制寄存器和出端交换控制寄存器,分段控制输入端口和输出端口的交换方式,使得用户可以对从PCIe交换电路不同端口进入或输出的事务包进行差异化交换控制,提高了PCIe交换电路应用的灵活性从而提升了系统的整体交换性能。本发明通过对不同输出端口出端交换控制寄存器的不同设置,使从同一输入端口进入的交换事务面向不同输出端口采用不同的交换方式;另外,还可以通过对不同输入端口入端交换控制寄存器的不同设置使从不同端口输入、同一端口输出的交换事务采用不同的交换方式。
-
-
-
-
-
-
-
-
-