-
公开(公告)号:CN118540009A
公开(公告)日:2024-08-23
申请号:CN202410762768.6
申请日:2024-06-13
Applicant: 西安微电子技术研究所
IPC: H04J3/06
Abstract: 本发明提供一种时间确定性网络时间同步中频率漂移补偿系统和方法,包括时间比较单元与频率补偿单元;所述时间比较单元连接外部输入时间信息及有效信号,并输出开启信号和时间比对结果至频率补偿单元;所述频率补偿单元接收开启信号开启工作,并接收时间比较单元输出的时间比对结果,通过位移对补偿方向与补偿中间值进行调整,再通过加法和右移调整最终补偿值,并随着时间同步次数增大,对补偿值进行自适应调整。可适用于时间敏感网络的时间同步中,对各个时钟源频率漂移进行补偿修正,提高时间同步精度。本发明计算量更小,更快,更具有可实现性。
-
公开(公告)号:CN114448780B
公开(公告)日:2023-06-20
申请号:CN202210101289.0
申请日:2022-01-27
Applicant: 西安微电子技术研究所
IPC: H04L41/0654 , H04L43/0811 , H04L43/0817 , H04L43/0823 , H04L1/1829 , G06F13/42 , G06F13/28
Abstract: 本发明公开了一种基于pcie接口的以太网控制器异常处理系统和方法,包括DMA控制模块、master接口中断状态控制信息模块、BD控制信息模块、mwr模块和slave接口中断状态控制信息模块;能够及时的对故障状态进行诊断、现场记录及告知主机;提供的两种处理机制不仅能够避免复位引起的时间开销,同时也能够保证在链路恢复后,数据帧的完整性和正确性。
-
公开(公告)号:CN115694774A
公开(公告)日:2023-02-03
申请号:CN202211337852.0
申请日:2022-10-28
Applicant: 西安微电子技术研究所
IPC: H04L7/027
Abstract: 本发明公开了一种对多种以太网接口模式的通用时钟管理系统和方法,包括PLL模块、Devider模块、MUX_1模块、MUX_2模块、MAC模块、MUX_3模块、MUX_4模块、MUX_6模块、MUX_7模块;通过对各种接口模式下时钟信号进行复用以及设置双向管脚,从而减少了信号数量;通过对接收和发送通路进行分离,使接口更加清晰;用户只需要根据自己的需求选择端口模式及工作频率,该结构会自动切换到与其适配的时钟频率;通用时钟管理方法有效解决了时钟结构复杂、接口信号多、用户不易使用的问题;同时通过对RGMII接口两种工作模式下时钟路径和数据路径的分离,保证了物理实现时序的收敛性。
-
公开(公告)号:CN115118679A
公开(公告)日:2022-09-27
申请号:CN202210762475.9
申请日:2022-06-30
Applicant: 西安微电子技术研究所
IPC: H04L47/6275
Abstract: 本发明属于计算机通信及网络领域,具体涉及一种针对以太网交换器管理帧的快速转发系统。当交换器管理端口输入数据帧时,解析器首先通过opcode码进行快速识别,转发控制逻辑在收到管理帧标识信号后优先进行索引查询,不再需要和其它端口的输入数据参与轮询,从而能够快速产生转发结果;在输出端口,通过设置优先级最高的专用队列,使管理帧能够优先输出;这种方法避免了管理帧在输入端口、转发控制与输出端口的仲裁排队,大大缩短了管理帧的交换延迟,从而实现了对网络的及时管理,具有很高的工程应用价值。
-
公开(公告)号:CN114003362A
公开(公告)日:2022-02-01
申请号:CN202111277242.1
申请日:2021-10-29
Applicant: 西安微电子技术研究所
IPC: G06F9/48
Abstract: 本发明公开了一种多维度动态中断聚合方法、系统、设备及存储介质,当控制器接收到或发送完一个数据帧时,多阈值机制和定时器机制会同时启动并进行中断聚合的判断;在得到上述两项判断结果后,分别与写回阈值、预取阈值和BD不足阈值进行比较;在下一次中断产生之前,若控制器又接收到或发送完一个数据帧时,相对时间定时器清零并重新计时,而绝对时间定时器继续计时;当相对时间定时器或绝对时间定时器超时时,若控制器当前未进行数据收发,则产生中断,否则待当前数据收发完成后,产生中断;产生中断后,相对时间定时器、绝对时间定时器均清零,在此之后控制器第一次接收到或发送完一个数据帧时,两个定时器又同时启动,如此循环。
-
公开(公告)号:CN113037604A
公开(公告)日:2021-06-25
申请号:CN202110280813.0
申请日:2021-03-16
Applicant: 西安微电子技术研究所
IPC: H04L12/40 , H04L12/413
Abstract: 本发明公开了一种基于两级描述符表征的以太网控制系统,PCIe控制器与主机BD引擎和MAC BD引擎形成的系统架构,主机BD引擎对通过PCIe控制器传输的主机BD以及数据的维护和管理,利用MAC BD引擎对MAC BD以及数据的维护和管理,完成MAC BD和数据分别在本地数据缓存与MAC控制器之间的传输,采用主机BD引擎和MAC BD引擎双引擎结构,避免数据在与MAC层进行交互才能实现收发的问题,可完全隔离控制器内部的数据平面与控制平面,采用MAC BD缓存和本地数据缓存分别进行数据缓存,具有较高的可扩展性和鲁棒性,可以很好的支撑未来产品对功能的扩展、更新以及性能的提升等需求,本发明可用于高带宽、高性能以太网控制器芯片中,能够支撑未来产品对功能的扩展、性能提升等需求。
-
公开(公告)号:CN111313869A
公开(公告)日:2020-06-19
申请号:CN202010066228.6
申请日:2020-01-20
Applicant: 西安微电子技术研究所
IPC: H03K5/1252
Abstract: 本发明提出一种千兆以太网收发器的时钟切换电路,该电路通过三级同步及互锁机制实现了不同时钟域的平滑切换,不仅避免了跨时钟域时钟切换产生毛刺和亚稳态的风险、保证了电路功能的正确性,而且在复位期间能够提供正确的输出时钟,保证了芯片在复位期间的逻辑功能。
-
公开(公告)号:CN114003362B
公开(公告)日:2024-03-19
申请号:CN202111277242.1
申请日:2021-10-29
Applicant: 西安微电子技术研究所
IPC: G06F9/48
Abstract: 本发明公开了一种多维度动态中断聚合方法、系统、设备及存储介质,当控制器接收到或发送完一个数据帧时,多阈值机制和定时器机制会同时启动并进行中断聚合的判断;在得到上述两项判断结果后,分别与写回阈值、预取阈值和BD不足阈值进行比较;在下一次中断产生之前,若控制器又接收到或发送完一个数据帧时,相对时间定时器清零并重新计时,而绝对时间定时器继续计时;当相对时间定时器或绝对时间定时器超时时,若控制器当前未进行数据收发,则产生中断,否则待当前数据收发完成后,产生中断;产生中断后,相对时间定时器、绝对时间定时器均清零,在此之后控制器第一次接收到或发送完一个数据帧时,两个定时器又同时启动,如此循环。
-
公开(公告)号:CN117499352A
公开(公告)日:2024-02-02
申请号:CN202311215249.X
申请日:2023-09-19
Applicant: 西安微电子技术研究所
IPC: H04L49/90 , H04L49/111 , H04L12/46 , H04L47/50 , H04L47/62
Abstract: 本发明公开了一种面向TSN混合流量的主动标识及转发方法和系统,属于集成电路领域,在控制器发送路径对数据流进行快速、主动的识别和感知,采用OuterVLAN作为TSN_Tag对全业务流进行主动的标识,同时对ST流中的关键信息进行提取,形成特定地描述符予以表征;在此基础上,通过描述符对转发表进行快速的查询和更新,在交换器控制平面对ST流建立专用“隧道”,完成高效、准确的转发,从而减小ST流在交换内部的驻留时间,提高数据传输的确定性;最后在终端控制器对数据帧中的TSN_Tag进行剥离,保持对上层应用透明。
-
公开(公告)号:CN115118679B
公开(公告)日:2023-09-26
申请号:CN202210762475.9
申请日:2022-06-30
Applicant: 西安微电子技术研究所
IPC: H04L47/6275
Abstract: 本发明属于计算机通信及网络领域,具体涉及一种针对以太网交换器管理帧的快速转发系统。当交换器管理端口输入数据帧时,解析器首先通过opcode码进行快速识别,转发控制逻辑在收到管理帧标识信号后优先进行索引查询,不再需要和其它端口的输入数据参与轮询,从而能够快速产生转发结果;在输出端口,通过设置优先级最高的专用队列,使管理帧能够优先输出;这种方法避免了管理帧在输入端口、转发控制与输出端口的仲裁排队,大大缩短了管理帧的交换延迟,从而实现了对网络的及时管理,具有很高的工程应用价值。
-
-
-
-
-
-
-
-
-