-
公开(公告)号:CN119363514A
公开(公告)日:2025-01-24
申请号:CN202411532912.3
申请日:2024-10-30
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种针对VxLan/NvGRE隧道帧的接收端调控方法及相关装置,解析接收帧类型,接收帧类型包括TCP/IP帧、VxLan隧道帧或NvGRE隧道帧;控制接收帧类型提取使能信号,接收帧类型提取使能信号包括VNM信号和VNE信号,VNM信号的取值包括1或0,VNE信号的取值包括1或0;根据接收帧类型提取使能信号和接收帧类型,进行TCP/IP帧帧头、VxLan隧道帧帧头或NvGRE隧道帧帧头提取,得到TCP/IP帧帧头提取内容、VxLan隧道帧帧头提取内容或NvGRE隧道帧帧头提取内容;对TCP/IP帧帧头提取内容、VxLan隧道帧帧头提取内容或NvGRE隧道帧帧头提取内容进行哈希计算,得到哈希计算结果;根据哈希计算结果和系统多核处理器的负载情况完成处理器核的映射。本发明的目的在于克服现有RSS技术的不足,在保留针对传统TCP/IP帧的RSS功能基础上,以实现对于VxLan/NVGRE隧道帧的有效处理和负载均衡。
-
公开(公告)号:CN109861931B
公开(公告)日:2020-11-06
申请号:CN201910075688.2
申请日:2019-01-25
Applicant: 西安微电子技术研究所
IPC: H04L12/933 , H04L12/935 , H04L12/861
Abstract: 本发明公开了一种高速以太网交换芯片的存储冗余系统,包括依次电连接的若干收发器模块、GMAC模块和数据缓存模块;若干GMAC模块均与控制单元相交互;控制单元分别与转发端口判定模块、管理单元以及帧解析模块相交互;帧解析模块通过地址管理模块和VLAN管理模块与转发端口判定模块相交互;本发明克服了芯片存储空间无限增大的需求,在不明显增加芯片面积的情况下,解决了端口的阻塞引起整个芯片瘫痪的风险,降低了芯片成本,保证了交换数据的有效转发。本发明存储冗余设计电路结构有效解决了端口的阻塞引起整个芯片瘫痪的风险,保证了交换数据的有效转发。
-
公开(公告)号:CN114003362B
公开(公告)日:2024-03-19
申请号:CN202111277242.1
申请日:2021-10-29
Applicant: 西安微电子技术研究所
IPC: G06F9/48
Abstract: 本发明公开了一种多维度动态中断聚合方法、系统、设备及存储介质,当控制器接收到或发送完一个数据帧时,多阈值机制和定时器机制会同时启动并进行中断聚合的判断;在得到上述两项判断结果后,分别与写回阈值、预取阈值和BD不足阈值进行比较;在下一次中断产生之前,若控制器又接收到或发送完一个数据帧时,相对时间定时器清零并重新计时,而绝对时间定时器继续计时;当相对时间定时器或绝对时间定时器超时时,若控制器当前未进行数据收发,则产生中断,否则待当前数据收发完成后,产生中断;产生中断后,相对时间定时器、绝对时间定时器均清零,在此之后控制器第一次接收到或发送完一个数据帧时,两个定时器又同时启动,如此循环。
-
公开(公告)号:CN117499352A
公开(公告)日:2024-02-02
申请号:CN202311215249.X
申请日:2023-09-19
Applicant: 西安微电子技术研究所
IPC: H04L49/90 , H04L49/111 , H04L12/46 , H04L47/50 , H04L47/62
Abstract: 本发明公开了一种面向TSN混合流量的主动标识及转发方法和系统,属于集成电路领域,在控制器发送路径对数据流进行快速、主动的识别和感知,采用OuterVLAN作为TSN_Tag对全业务流进行主动的标识,同时对ST流中的关键信息进行提取,形成特定地描述符予以表征;在此基础上,通过描述符对转发表进行快速的查询和更新,在交换器控制平面对ST流建立专用“隧道”,完成高效、准确的转发,从而减小ST流在交换内部的驻留时间,提高数据传输的确定性;最后在终端控制器对数据帧中的TSN_Tag进行剥离,保持对上层应用透明。
-
公开(公告)号:CN115118679B
公开(公告)日:2023-09-26
申请号:CN202210762475.9
申请日:2022-06-30
Applicant: 西安微电子技术研究所
IPC: H04L47/6275
Abstract: 本发明属于计算机通信及网络领域,具体涉及一种针对以太网交换器管理帧的快速转发系统。当交换器管理端口输入数据帧时,解析器首先通过opcode码进行快速识别,转发控制逻辑在收到管理帧标识信号后优先进行索引查询,不再需要和其它端口的输入数据参与轮询,从而能够快速产生转发结果;在输出端口,通过设置优先级最高的专用队列,使管理帧能够优先输出;这种方法避免了管理帧在输入端口、转发控制与输出端口的仲裁排队,大大缩短了管理帧的交换延迟,从而实现了对网络的及时管理,具有很高的工程应用价值。
-
公开(公告)号:CN119758042A
公开(公告)日:2025-04-04
申请号:CN202510101315.3
申请日:2025-01-22
Applicant: 西安微电子技术研究所
IPC: G01R31/28
Abstract: 本发明涉及一种以太网交换器动态老炼方法及系统,旨在于解决缺少一种针对以太网交换器的动态老炼方案的技术问题。方法包括确定电路最大功耗,根据功耗确定端口回环路径,配置回环控制路径表及VLAN端口控制表,输入数据进行老炼测试。系统涵盖数据获取、回环路径确定、配置和测试模块。该方案通过综合考虑环境温度、封装热阻、芯片结温及电路功耗,选择合适的回环路径,实现广播帧在各端口的依次循环转发,提高测试效率和准确性,确保以太网交换器的稳定性和可靠性,填补了以太网交换器动态老炼领域的技术空白。
-
公开(公告)号:CN118540288A
公开(公告)日:2024-08-23
申请号:CN202410762775.6
申请日:2024-06-13
Applicant: 西安微电子技术研究所
IPC: H04L47/6275
Abstract: 本发明属于时间敏感网络技术领域,涉及一种面向时间敏感网络混合流量的调度转发方法和系统。通过获取各队列数据的优先级,通过门控调度算法获取各队列数据的当前的门控状态,对于门控状态为开的队列数据,依据严格优先级调度算法优先发送优先级高的队列数据,数据发送过程中,前一帧数据发送完毕再进行下一帧数据的发送,保证了数据帧发送的完整性。次优先级数据执行CBS调度算法进行数据发送,有利于兼顾低优先级的数据的发送,避免了较高优先级队列数据发送完毕前,较低优先级队列的数据无法发送的问题。本发明兼顾了严格优先级调度算法、门控调度算法和CBS调度算法的优势,对不同优先级队列进行高效的调度,保证了数据帧的实时性和转发的高效性。
-
公开(公告)号:CN119966933A
公开(公告)日:2025-05-09
申请号:CN202510212511.8
申请日:2025-02-25
Applicant: 西安微电子技术研究所
IPC: H04L49/90 , H04L49/9057 , H04L67/568 , H04L67/565
Abstract: 本发明公开了一种数据传输处理方法及相关设备,旨在于克服现有技术千兆以太网控制器及交换器无法从万兆以太网接收数据的不足。该方法通过XGMII接口接收万兆以太网数据并写入缓存,利用第一状态机控制数据写入指定缓存块,再通过第二状态机控制缓存读取操作,从缓存块中读取数据并进行重组后输出至GMII接口。在数据重组过程中,对数据的大小端格式进行重新定义,以确保与目标设备的要求一致。该方法及相关设备有效解决了不同速率以太网设备之间的链路层数据传输协议和接口标准的适配问题,提高了以太网设备应用的灵活性和扩展性。
-
公开(公告)号:CN115694774B
公开(公告)日:2025-04-08
申请号:CN202211337852.0
申请日:2022-10-28
Applicant: 西安微电子技术研究所
IPC: H04L7/027
Abstract: 本发明公开了一种对多种以太网接口模式的通用时钟管理系统和方法,包括PLL模块、Devider模块、MUX_1模块、MUX_2模块、MAC模块、MUX_3模块、MUX_4模块、MUX_6模块、MUX_7模块;通过对各种接口模式下时钟信号进行复用以及设置双向管脚,从而减少了信号数量;通过对接收和发送通路进行分离,使接口更加清晰;用户只需要根据自己的需求选择端口模式及工作频率,该结构会自动切换到与其适配的时钟频率;通用时钟管理方法有效解决了时钟结构复杂、接口信号多、用户不易使用的问题;同时通过对RGMII接口两种工作模式下时钟路径和数据路径的分离,保证了物理实现时序的收敛性。
-
公开(公告)号:CN114448780A
公开(公告)日:2022-05-06
申请号:CN202210101289.0
申请日:2022-01-27
Applicant: 西安微电子技术研究所
IPC: H04L41/0654 , H04L43/0811 , H04L43/0817 , H04L43/0823 , H04L1/18 , G06F13/28 , G06F13/42
Abstract: 本发明公开了一种基于pcie接口的以太网控制器异常处理系统和方法,包括DMA控制模块、master接口中断状态控制信息模块、BD控制信息模块、mwr模块和slave接口中断状态控制信息模块;能够及时的对故障状态进行诊断、现场记录及告知主机;提供的两种处理机制不仅能够避免复位引起的时间开销,同时也能够保证在链路恢复后,数据帧的完整性和正确性。
-
-
-
-
-
-
-
-
-