基于帧特征符的FC帧冗余接收方法、系统、设备及介质

    公开(公告)号:CN113556290B

    公开(公告)日:2022-09-13

    申请号:CN202110801289.7

    申请日:2021-07-15

    Abstract: 本发明提供了基于帧特征符的FC帧冗余接收方法、系统、设备及介质,通过帧特征符的生成,能够很好地处理多协议传输问题。本发明支持传递FC‑AE‑ASM、FC‑AV、FC‑IP、FC‑AE‑1553等FC协议帧,具有一定通用性,可信度高,适用性广;在接收完成时即可进行帧冗余判断,根据判断的结果决定丢弃或者上传数据帧,而不需要过多的数据帧缓存空间,可以有效降低数据链路延迟,并且可以与多个已接收的帧进行比对判断,具有一定灵活性;通过维护已接收帧特征符表,当处理帧乱序传递时,能够有效识别已接收帧,不会因双通道传递帧的次序不一致导致冗余判断异常,本发明可以有效识别重复帧,当出现异常的重复帧发送时,可以自动滤除,抑制了广播风暴的传递。

    一种总线控制器电路高温动态老炼装置及方法

    公开(公告)号:CN109870642B

    公开(公告)日:2021-05-25

    申请号:CN201910194619.3

    申请日:2019-03-14

    Abstract: 本发明公开了一种总线控制器电路高温动态老炼装置及方法,包括老炼控制单元、老炼工位单元和总线网络;老炼工位单元包括若干个老炼工位,每个老炼工位上均设置老炼工位配置管脚和老炼工位总线接口管脚;老炼工位配置管脚与老炼控制单元连接,老炼工位总线接口管脚与总线网络连接;待老炼电路配置管脚和待老炼电路总线接口管脚分别与老炼工位配置管脚和老炼工位总线接口管脚连接。通过老炼控制单元控制待老炼电路的接收和发送状态,利用总线网络实现不同待老炼电路之间的数据信息交互;有效地解决总线控制器类集成电路的高温动态老炼问题,降低了资源需求量,有效降低设计风险和复杂度,方便进行故障分析且具有灵活性。

    一种并行接口读写电路及数据读写方法

    公开(公告)号:CN109472086A

    公开(公告)日:2019-03-15

    申请号:CN201811321080.5

    申请日:2018-11-07

    Abstract: 本发明公开了一种并行接口读写电路及数据读写方法,利用输入处理单元以及与输入处理单元连接的地址锁存器组、数据触发器组和BUS HOLD单元;地址锁存器组的输出端连接有SEL单元,SEL单元的输出端连接于数据触发器组时钟输入端,由于设计的输入处理单元的作用,端口处地址信号A0~An对片选信号CEn、写信号WRn、读信号RDn的建立时间最小值可以为0,且保持时间只要满足锁存器要求即可,能够减少对时钟信号的要求,本发明采用异步并行接口指外部读写时钟和电路内部的时钟不同、或外部无时钟信号,这种类型的电路对时钟质量要求比较低,特别是外部无需时钟时,并行接口读写数据不受时钟信号的限制,设计灵活简单,能够减轻并行接口读写设计难度。

    一种针对VxLan/NvGRE隧道帧的接收端调控方法及相关装置

    公开(公告)号:CN119363514A

    公开(公告)日:2025-01-24

    申请号:CN202411532912.3

    申请日:2024-10-30

    Abstract: 本发明公开了一种针对VxLan/NvGRE隧道帧的接收端调控方法及相关装置,解析接收帧类型,接收帧类型包括TCP/IP帧、VxLan隧道帧或NvGRE隧道帧;控制接收帧类型提取使能信号,接收帧类型提取使能信号包括VNM信号和VNE信号,VNM信号的取值包括1或0,VNE信号的取值包括1或0;根据接收帧类型提取使能信号和接收帧类型,进行TCP/IP帧帧头、VxLan隧道帧帧头或NvGRE隧道帧帧头提取,得到TCP/IP帧帧头提取内容、VxLan隧道帧帧头提取内容或NvGRE隧道帧帧头提取内容;对TCP/IP帧帧头提取内容、VxLan隧道帧帧头提取内容或NvGRE隧道帧帧头提取内容进行哈希计算,得到哈希计算结果;根据哈希计算结果和系统多核处理器的负载情况完成处理器核的映射。本发明的目的在于克服现有RSS技术的不足,在保留针对传统TCP/IP帧的RSS功能基础上,以实现对于VxLan/NVGRE隧道帧的有效处理和负载均衡。

    一种多通道通信方法及系统

    公开(公告)号:CN113098857A

    公开(公告)日:2021-07-09

    申请号:CN202110336574.6

    申请日:2021-03-29

    Abstract: 本发明公开了一种多通道通信方法及系统,属于高速数据传输领域,通过复位、建链、绑定和多通道数据传输,能够有效解决因为通道频率补偿导致的多通道绑定失配问题,降低多通道的误码率;参与绑定的通道所需的参考时钟可以在一定范围内独立设置,增加设计灵活性;当单一通道出现故障时,通过多通道控制状态机切换可以快速实现多通道重新绑定,不需所有通道重新复位建立连接,故障恢复快;通道绑定后,可以在绑定的通道中传递相同的数据内容,通过对比多路传输的数据以实现多通道备份冗余设计。

    一种基于链式端口的总线桥接器及其工作方法

    公开(公告)号:CN108650160A

    公开(公告)日:2018-10-12

    申请号:CN201810382459.0

    申请日:2018-04-26

    Abstract: 本发明公开了一种基于链式端口的总线桥接器及其工作方法,包括物理接口单元、协议处理单元、传输控制单元以及端口单元;所述协议处理单元分别与物理接口单元和传输控制单元双向连接;传输控制单元包括空闲端口控制单元和存储单元,所述空闲端口控制单元通过空闲端口链表控制总线数据传输,所述存储单元为双端口RAM,包括接收缓存区和发送缓存区;端口单元包含若干个相互独立的端口PORT,每个端口PORT与外部低速数据总线连接,每个端口PORT内部包含子协议处理单元和物理接口单元,且每一路独立的端口PORT与传输控制单元双向连接。本发明有效地解决高速总线与多个低速总线的互联问题,有效降低设计风险。

    一种支持多种速率的自适应型1553B总线编解码方法

    公开(公告)号:CN120011291A

    公开(公告)日:2025-05-16

    申请号:CN202510161125.0

    申请日:2025-02-13

    Abstract: 本发明属于集成电路领域,公开了一种支持多种速率的自适应型1553B总线编解码方法,该1553B总线编码方法包括:编码器根据三位模式配置寄存器的CFG 3bit值进行速率自适应模式选择,所述自适应模式包括两种速率自适应模式、三种速率自适应模式;获取两种速率自适应模式需编码起始消息高5位的十进制数,读取第一组32位寄存器该10进制数对应位的值;若第一组32位寄存器该10进制数对应位的值为0,输出两种速率自适应模式中低速总线速率,否则输出两种速率自适应模式中高速总线速率;解决现有技术中两种或三种不同速率的1553B总线传输需要多种器件和多套独立的1553B总线线缆实现传输的要求,存在占用PCB布局面积大、系统复杂度提升、浪费线缆资源、功耗大的技术问题。

    一种无阻塞可重构SpaceFibre总线交叉开关及控制方法

    公开(公告)号:CN111404791B

    公开(公告)日:2021-12-14

    申请号:CN202010157793.3

    申请日:2020-03-09

    Abstract: 一种无阻塞可重构SpaceFibre总线交叉开关及控制方法,总线交叉开关包括n个端口读逻辑模块、n个端口交换模块以及多端口交互判断模块;n个端口读逻辑模块接收n个端口的交换数据并对应发送至n个端口交换模块,通过n个端口交换模块产生各端口的读信号与写信号,多端口交互判断模块将n个端口交换模块产生的输出信号进行连接判断后选择输出;所有的端口读逻辑模块以及所有的端口交换模块相同,根据n的数量例化对应的模块数量。本发明的控制方法数据处理流程清晰,能够做到最快速度的交换,极大的提高了再次设计效率,具有可扩展与可移植性,能够有效提高光纤通讯中交换机的性能。

Patent Agency Ranking