-
公开(公告)号:CN107340992A
公开(公告)日:2017-11-10
申请号:CN201710452883.3
申请日:2017-06-15
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种定点数据筛选电路,包括上升沿检测电路、输入电路、减法器以及输出电路;待筛选数据DataA、待筛选数据在存储器中的地址DataB以及执行阈值比较指令时的阈值DR0为输入数据;减法器的被减数输入端输入DataA,减数端输入DR0或上一个DataA,减法器的输出端连接上升沿检测电路,上升沿检测电路的输出端以及输入电路的输出端均与输出电路相连。本发明能够以数据流方式实现对大量定点数据的筛选,能够给出满足指定条件的数据或者对应的地址。在ALU中设计这样的筛选装置,能够快速完成定点数据的筛选,简化软件程序的设计,降低处理器的执行能耗,弥补普通的数据比较指令只能对较少的几个数(一般两个数)进行比较的不足。
-
公开(公告)号:CN120016824A
公开(公告)日:2025-05-16
申请号:CN202510227092.5
申请日:2025-02-27
Applicant: 西安微电子技术研究所
IPC: H02M3/07
Abstract: 本发明属于模拟集成电路设计技术领域,具体涉及一种通用型低功耗片上负压产生电路,本发明主要包括包括负压电荷泵产生模块、环形振荡器、第一电容、第二电容和低通滤波器;不需要基准电压、反馈网络、非交叠时钟及复杂的振荡电路,通过反相器互联产生振荡输出,输出频率不影响负压电荷泵输出值;通过多路选通二极管阵列,将幅值介于二极管阈值电压和‑vdd之间的周期信号转化为较为稳定的负压信号;然后通过低通滤波,给运算放大器提供一个稳定的负压地。
-
公开(公告)号:CN119946459A
公开(公告)日:2025-05-06
申请号:CN202510004210.6
申请日:2025-01-02
Applicant: 西安微电子技术研究所
IPC: H04N25/76 , H04N25/706
Abstract: 本发明涉及图像传感器技术领域,具体涉及一种触发型CMOS图像传感器及其实现方法;所述控制电路包括用于输出光电信号的输出电路和用于输入光电信号的读出电路,所述输出电路包括复位管S4、传输管S5、输出管S6、源跟随管S10、比较单元、开关S8、开关S7以及光电信号存储电容;本发明采用像素级光电信号存储和比较方式,确定后一次图像与前一次图像在单个像素的上变化情况,对变化信号进行量化并标识位置信息,极大的缩短了量化和处理时间,大幅降低了功耗和提升了帧频,对目标检测、跟踪、边境监测等事件发现应用场景具有重要的意义。
-
公开(公告)号:CN119906410A
公开(公告)日:2025-04-29
申请号:CN202411728277.6
申请日:2024-11-28
Applicant: 西安微电子技术研究所
IPC: H03K19/003 , H03K19/20
Abstract: 本发明提出一种防止下电过程异常跳变的双电源输出电路及工作方法,其目的是在内核逻辑电压先下电、输入输出单元电压后下电的情况,防止输出电路的输出信号状态发生异常跳变。该电路包括具有保持功能的电平转换器、驱动电路、内核逻辑电压监控电路和比较器。利用具有保持功能的电平转换器,并通过比较带隙基准输出参考电压与内核逻辑监控输出电压对其控制,当内核逻辑电压先下电、输入输出单元电压后下电时,比较器输出低电平,双电源输出电路处于保持工作模式,输出信号状态保持稳定,防止与该输出电路相连的外部器件执行错误操作。
-
公开(公告)号:CN115865846B
公开(公告)日:2025-04-22
申请号:CN202211274566.4
申请日:2022-10-18
Applicant: 西安微电子技术研究所
IPC: H04L49/253 , H04L49/25
Abstract: 本发明公开了一种PCIe交换电路直通模式控制方法,属于集成电路设计领域。本发明在PCIe交换电路内部为每个端口设置入端交换控制寄存器和出端交换控制寄存器,分段控制输入端口和输出端口的交换方式,使得用户可以对从PCIe交换电路不同端口进入或输出的事务包进行差异化交换控制,提高了PCIe交换电路应用的灵活性从而提升了系统的整体交换性能。本发明通过对不同输出端口出端交换控制寄存器的不同设置,使从同一输入端口进入的交换事务面向不同输出端口采用不同的交换方式;另外,还可以通过对不同输入端口入端交换控制寄存器的不同设置使从不同端口输入、同一端口输出的交换事务采用不同的交换方式。
-
公开(公告)号:CN119363514A
公开(公告)日:2025-01-24
申请号:CN202411532912.3
申请日:2024-10-30
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种针对VxLan/NvGRE隧道帧的接收端调控方法及相关装置,解析接收帧类型,接收帧类型包括TCP/IP帧、VxLan隧道帧或NvGRE隧道帧;控制接收帧类型提取使能信号,接收帧类型提取使能信号包括VNM信号和VNE信号,VNM信号的取值包括1或0,VNE信号的取值包括1或0;根据接收帧类型提取使能信号和接收帧类型,进行TCP/IP帧帧头、VxLan隧道帧帧头或NvGRE隧道帧帧头提取,得到TCP/IP帧帧头提取内容、VxLan隧道帧帧头提取内容或NvGRE隧道帧帧头提取内容;对TCP/IP帧帧头提取内容、VxLan隧道帧帧头提取内容或NvGRE隧道帧帧头提取内容进行哈希计算,得到哈希计算结果;根据哈希计算结果和系统多核处理器的负载情况完成处理器核的映射。本发明的目的在于克服现有RSS技术的不足,在保留针对传统TCP/IP帧的RSS功能基础上,以实现对于VxLan/NVGRE隧道帧的有效处理和负载均衡。
-
公开(公告)号:CN118606129A
公开(公告)日:2024-09-06
申请号:CN202410762767.1
申请日:2024-06-13
Applicant: 西安微电子技术研究所
IPC: G06F11/263 , G06F11/273 , G06F30/30 , G06F13/38 , H03M9/00
Abstract: 本发明公开了一种集成电路电子标识用自动化设计电路,本电路包括TAP控制器、可编程控制器和可编程器件,可编程器件用于存储集成电路的电子标识信息,通过TAP控制器生成并输出智能电子标识指令,再利用可编程控制器根据接收到的智能电子标识指令对可编程器件进行控制和访问,以擦除、编程或读取电子标识信息,通过读取可编程器件中的电子标识信息,能够实现集成电路的产品全周期追溯和分析;采用本电路能够将集成电路进行唯一化标记,从而对电路生命周期信息进行记录和分析,任何一个电路在后续任何一个环节出了故障,都可以通过电路唯一的电子ID标识,找到该电路在之前流程中的数据信息,有助于追查和分析定位故障原因,从而更快更好地解决问题。
-
公开(公告)号:CN118331585A
公开(公告)日:2024-07-12
申请号:CN202410532080.9
申请日:2024-04-29
Applicant: 西安微电子技术研究所
Abstract: 本发明涉及电子信息技术领域,具体涉及一种用于智能芯片识别的编译器后端编译方法、系统、设备及存储介质;包括以下步骤:筛选出满足合法性要求的深度学习框架对应的计算图;对满足合法性要求的计算图硬件优化;对硬件优化后的计算图进行内存优化;对内存优化后的计算图生成编译后的可执行代码。本发明支持多种前端模型输入在智能芯片上的部署,实现了智能芯片深度学习模型的自动化编译和优化,使用者输入不同的神经网络模型和相关参数信息,编译器后端就会通过分析输入的信息自动生成出不同情况下不同类型数据的结构为基础的指令配置程序,自动将原始数据以设计好的结构定点化和格式化,达到了深度学习程序开发的效率提升与开发过程的简化。
-
公开(公告)号:CN113946368B
公开(公告)日:2024-04-30
申请号:CN202111275421.1
申请日:2021-10-29
Applicant: 西安微电子技术研究所
Abstract: 本发明提供一种基于RISC‑V指令集的三级流水线架构,包括取指级模块、译码级模块、执行级模块和寄存器文件;将原来第二级流水,分成了第二级和第三级流水,使第二级流水逻辑降低,有利于主频的提升。本发明通过对当前指令的源、目的寄存器与流水线中目的寄存器进行相关性译码,控制到达后续执行级的指令流,如相关,停顿流水线,如无关,将译码级指令发送至执行级,保证乱序交付下,处理器功能执行的正确性。本发明的架构采用长周期指令并行执行、乱序交付的快速执行方式,允许load/store及除法等执行时间较长的长周期指令,在资源不冲突情况下,可以与ALU,以及其他长周期指令并行执行,加快处理器执行性能。
-
公开(公告)号:CN117555840A
公开(公告)日:2024-02-13
申请号:CN202311371547.8
申请日:2023-10-20
Applicant: 西安微电子技术研究所
IPC: G06F13/40
Abstract: 本发明公开了一种PCIe交换器端口管理结构、访问控制方法及系统,采用请求事务分解模块对接收的信息进行解析,按照事务的接收顺序在路由查找表模块中对事务的目的地址进行路由。出现两个以上端口同时对某一个端口进行访问,可能发生死锁现象,导致端口无法继续接收和发送事务,端口访问控制模块对各端口收到事务的控制信号进行监测并通过仲裁模块对访问请求进行处理,能够有效避免死锁,提高了访问效率。因此,端口访问控制模块可以根据实际配置的端口数调整端口控制信号,对全部端口访问进行管理,实现各端口之间的事务交换。再结合完成包组装模块实现对接口返回寄存器读出值及请求事务头标信息实现完成包组装,传输至上游设备完成端口配置。
-
-
-
-
-
-
-
-
-