-
公开(公告)号:CN111324383B
公开(公告)日:2022-05-10
申请号:CN202010131301.3
申请日:2020-02-28
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种基于RISC‑V指令扩展的安全协处理器结构,专用指令执行单元和通用指令执行单元分别与输出结果控制连接,处理器主流水线译码级给出的安全指令编码逻辑根据指令编码进行详细译码并将指令发送给专用指令执行单元或通用指令执行单元,指令执行完毕后通过输出结果控制逻辑将运算结果输出给处理器主流水线的写回级,由处理器主流水线实现通用寄存器的写回操作。本发明不仅避免了指令集授权问题,同时有效降低了对原始处理器的侵入性,并且扩大了对加解密算法的适用范围,具有较高的应用价值。
-
公开(公告)号:CN108777576B
公开(公告)日:2021-09-07
申请号:CN201810515153.8
申请日:2018-05-25
Applicant: 西安微电子技术研究所
IPC: H03L7/08
Abstract: 本发明一种SoC系统复位期间锁相环稳定时钟输出电路,包括复位预处理模块、锁相环和时钟生成模块;所述复位预处理模块的输入端连接复位输入和时钟输入,输出端输出预处理后复位信号;锁相环的输入端连接预处理后复位信号、时钟输入和配置输入,输出端输出锁定指示信号和锁相环时钟输出;时钟生成模块的输入端连接锁定指示信号、锁相环时钟输出和预处理后复位信号,输出端输出时钟输出。使有锁定指示锁相环输出时钟和相应的锁定指示信号,无锁定指示锁相环输出时钟,并产生相应锁定指示信号,在SoC系统复位期间完成锁相环稳定完整时钟的输出,在满足SoC功能需求的情况下,进一步保证了SoC设计功能的正确性和可靠性。
-
公开(公告)号:CN110188059B
公开(公告)日:2020-10-27
申请号:CN201910411859.4
申请日:2019-05-17
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了数据有效位统一配置的流控式FIFO缓存结构及方法,包括第一FIFO和第二FIFO,第一FIFO和第二FIFO共同连接至用于选择全双工模式或半双工模式的全双工模式配置寄存器。本发明能够提高与主机接口的数据传输效率,减少通过软件进行数据整合的开销,并且设计硬件管理的流控模式从而避免FIFO的溢出现象。
-
公开(公告)号:CN110798205A
公开(公告)日:2020-02-14
申请号:CN201911114801.X
申请日:2019-11-14
Applicant: 西安微电子技术研究所
IPC: H03K21/40
Abstract: 本发明公开了一种正交编码脉冲信号的零位检测方法及系统,通过将输入信号转换为计数方向信号、计数脉冲信号和零位脉冲信号,根据检测到的第一个零位脉冲信号确定初始零位,将初始零位发生时的正交编码脉脉冲信号的沿变信息、位置计数值和计数方向信号生成历史记录表,根据发生反向变化时的位置计数值进行反向预测得到预测零位信号信息,如果反向后的正交编码脉冲信号的零位信号信息与预测零位信号信息一致,则反向后的零位点;如果反向后的正交编码脉冲信号的零位信号信息与预测零位信号信息不一致,则以反向后的正交编码脉冲信号的零位信号信息为初始零位,本发明能够实现正交脉冲信号的自适应零位检测,有效提高电机控制系统的控制精度。
-
公开(公告)号:CN109960664A
公开(公告)日:2019-07-02
申请号:CN201910208863.0
申请日:2019-03-19
Applicant: 西安微电子技术研究所
IPC: G06F12/02
Abstract: 本发明公开了一种多模块共享的容量统一分配并独立使用的FIFO控制装置,该装置包括N个block、K个小容量FIFO和配置共享FIFO单元;block用于发送和接收数据实现与外部的通信;配置共享FIFO单元用于读取各block对K个小容量FIFO的读写访问信号,实现为各block配置FIFO容量、分发和收集各block对FIFO的控制;其中,block为功能模块;FIFO的上限地址回环边界根据配置的FIFO容量变化。该装置能够减小芯片面积和降低芯片成本;该装置结构简单,易于实现,具有较高的可移植性。
-
公开(公告)号:CN108766501A
公开(公告)日:2018-11-06
申请号:CN201810549625.1
申请日:2018-05-31
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种具有EDAC容错的存储器故障注入设计及验证方法,分工作模式分别对数据/指令域和校验域的读写访问进行不同的控制,在测试模式下,对数据/指令域进行读操作时,仅使数据/指令域的读操作的控制信号有效,实现数据/指令域的测试读访问;对校验域进行读操作时,仅使校验域的读操作的控制信号有效,实现校验域的测试读访问,对数据/指令域进行故障注入时,仅使数据/指令域的写操作的控制信号有效,对校验域进行故障注入时,仅使校验域的写操作的控制信号有效,实现数据/指令域以及校验域的任意故障注入。本发明实现了数据/指令域和校验域独立的读写访问,确保存储器进行容错设计之后的可测试性。
-
公开(公告)号:CN108763783B
公开(公告)日:2022-02-11
申请号:CN201810550858.3
申请日:2018-05-31
Applicant: 西安微电子技术研究所
Abstract: 本发明提供一种基于LFSR的高频率低开销的奇数分频电路,立足于线性反馈移位寄存器基础上,将传统的十进制计数改为了伪随机计数方式,从而避免了位宽增大后带来的进位逻辑的复杂度攀升问题。由于采用LFSR计数器替代传统奇数分频电路中的行波进位计数器,实现了较高位数的奇数分频,它不修改原有奇数分频的规整化结构,可以复用既有的时序约束规则,降低了后端实现的复杂度。相对于异步设计的行波计数器则采用纯同步逻辑,极大的降低了时序约束的设计复杂度,且对综合工具友好。相对于行波进位计数器和约翰逊计数器,能够明显的降低资源开销。具有良好的可扩展性,在对更高频率、更高分频系数的应用中优势更加明显。
-
公开(公告)号:CN108763148B
公开(公告)日:2021-11-30
申请号:CN201810549646.3
申请日:2018-05-31
Applicant: 西安微电子技术研究所
IPC: G06F15/78
Abstract: 本发明提供一种支持上注的容错存储器控制器,基于EDAC纠检错算法,将PROM和SRAM的统一控制模式分解为数据域和校验域的独立控制模式,从而构建了支持星载微处理器程序运行和校验元上注并行执行的模式。通过采用纠检错设计结构与可独立控制的配置寄存器相结合的策略,实现了空间程序的上注,在微处理器的存储器控制器中集成了用于纠检错的EDAC编码器和解码器,采用独立控制的编程模式,本发明具有显著的可扩展性,其不局限于片外存储器的类型、容量、数量,可以扩展编程配置寄存器而支持更多数量的外接存储器,具有良好的可移植性和可复用性,构成了可复用的IP,用于SoC系统快速设计。
-
公开(公告)号:CN109308283A
公开(公告)日:2019-02-05
申请号:CN201811013046.1
申请日:2018-08-31
Applicant: 西安微电子技术研究所
IPC: G06F15/78
Abstract: 本发明提供一种SoC片上系统及其外设总线切换方法,包括,AHB总线,APB总线,DSP EMIF接口,DSP地址译码逻辑,数据交互单元,EMIF-AHB/APB总线桥电路,AHB从机,APB从机,总线切换控制器;所述DSP地址译码逻辑通过EMIF接口的访问地址将DSP对片内的访问分别传递给总线切换控制器、数据交互单元和EMIF-AHB/APB总线桥电路。本发明实现了芯片与片外RISC处理器的直接通讯,提高数据通讯效率。相比于通过数据交互RAM访问控制片上外设,具有较高的访问效率。同时,片上处理器核和片外的DSP形成片上外设的双主机机制,使得系统具有了更高的可靠性。
-
公开(公告)号:CN108762374A
公开(公告)日:2018-11-06
申请号:CN201810533146.0
申请日:2018-05-29
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种时钟管理电路及基于该电路的服务级芯片,包括时钟管理电路,其特征在于,包括使用三个分频电路对输入时钟信号进行分频,且三个分频电路的输出结果经过三模判决后的时钟信号输入给锁相环;其中锁相环还设置有四选一选择器,四选一选择器通过时钟管理电路的PAD_CONF端口输入信息,并且输出对应的锁相环倍频系数。通过小规模的电路结构降低时钟管理电路对锁相环的选择要求,提高了加固锁相环的通配性和集成灵活性,并针对高可靠的应用需求。相应的提高了服务级芯片中时钟管理单元对锁相环的集成能力,同时保证了时钟管理单元的可靠性。
-
-
-
-
-
-
-
-
-