包括绝缘覆盖结构的半导体器件及其形成方法

    公开(公告)号:CN109427794B

    公开(公告)日:2024-03-15

    申请号:CN201810940714.9

    申请日:2018-08-17

    Abstract: 提供一种包括绝缘覆盖结构的半导体器件及其形成方法。该半导体器件可以包括:在衬底上垂直层叠的多个栅电极;绝缘覆盖结构,其位于所述多个栅电极上。所述绝缘覆盖结构可以包括第一上表面和第二上表面。所述第一上表面和所述衬底之间的第一距离可以大于所述第二上表面和衬底之间的第二距离。所述第一上表面可以不与所述第二上表面重叠。该半导体器件可以包括存储单元垂直结构,其穿过所述第一上表面、所述多个栅电极和所述绝缘覆盖结构。所述存储单元垂直结构可以与所述第二上表面间隔开。该半导体器件可以包括位线,其与所述存储单元垂直结构电连接。

    半导体器件
    24.
    发明公开
    半导体器件 审中-实审

    公开(公告)号:CN115696914A

    公开(公告)日:2023-02-03

    申请号:CN202210811805.9

    申请日:2022-07-11

    Abstract: 一种半导体器件可以包括:包括单元区和外围区的基板、基板的单元区上的下电极、下电极的表面上的介电层、介电层上的硅锗层、堆叠在硅锗层上的金属板图案和抛光停止层图案、以及物理接触硅锗层的上表面的上接触插塞。上接触插塞可以具有比抛光停止层图案的上表面更远离基板的上表面。上接触插塞可以与金属板图案和抛光停止层图案间隔开。

    半导体器件和包括半导体器件的数据存储系统

    公开(公告)号:CN115206914A

    公开(公告)日:2022-10-18

    申请号:CN202210370873.6

    申请日:2022-04-07

    Abstract: 一种半导体器件包括:第一衬底;电路元件,在第一衬底上;下互连线,电连接到电路元件;第二衬底,在下互连线上;栅电极,彼此间隔开并沿垂直于第二衬底的上表面的第一方向堆叠在第二衬底上;沟道结构,贯穿栅电极,沿第一方向延伸,以及分别包括沟道层;贯通孔,沿第一方向延伸并将栅电极或沟道结构中的至少一个电连接到电路元件;绝缘区域,围绕贯通孔的侧表面;以及过孔焊盘,在第一方向上位于贯通孔与至少一条下互连线之间,并且在第二方向上与第二衬底间隔开,第二方向平行于第二衬底的上表面。

    半导体器件及其制造方法
    26.
    发明授权

    公开(公告)号:CN104347717B

    公开(公告)日:2019-03-26

    申请号:CN201410372950.7

    申请日:2014-07-31

    Abstract: 本发明提供了半导体器件及其制造方法。半导体器件可以包括半导体基板,该半导体基板具有与第二半导体鳍端对端地对准的第一半导体鳍,在第一和第二半导体鳍的面对的端部之间具有凹陷。第一绝缘体图案邻近第一和第二半导体鳍的侧壁形成,第二绝缘体图案形成在第一凹陷内。第二绝缘体图案可以具有比第一绝缘体图案的上表面高的上表面,诸如可以具有至鳍的上表面的高度的上表面(或可以具有高于或低于鳍的上表面的高度的上表面)。第一和第二栅极沿第一半导体鳍的侧壁和上表面延伸。虚设栅电极可以形成在第二绝缘体图案的上表面上。还公开了制造半导体器件以及变型的方法。

Patent Agency Ranking