-
公开(公告)号:CN108231689A
公开(公告)日:2018-06-29
申请号:CN201711281149.1
申请日:2017-12-06
Applicant: 三星电子株式会社
IPC: H01L21/8238 , H01L27/092 , H01L27/11 , H01L21/8244
CPC classification number: H01L21/823475 , H01L21/3212 , H01L21/7684 , H01L21/76897 , H01L21/823418 , H01L21/823425 , H01L21/823437 , H01L23/5226 , H01L29/66545 , H01L21/823871 , H01L27/092 , H01L27/1104 , H01L27/1116
Abstract: 一种制造半导体器件的方法包括:在衬底上形成沿第一方向延伸并沿第二方向彼此间隔开的栅电极;在所述栅电极上形成封盖图案;形成填充相邻栅电极之间的空间的层间电介质层;在所述层间电介质层上形成具有开口的硬掩模,所述开口选择性地暴露第二封盖图案至第四封盖图案;使用所述硬掩模作为蚀刻掩模在所述第二栅电极和第三栅电极之间以及所述第三栅电极和第四栅电极之间的所述层间电介质层中形成孔;在所述孔中形成阻挡层和导电层;执行第一平坦化以暴露所述硬掩模;执行第二平坦化以暴露所述阻挡层的覆盖第二封盖图案至第四封盖图案的部分;以及执行第三平坦化以完全暴露所述第一封盖图案至第四封顶图案。
-
公开(公告)号:CN111490048B
公开(公告)日:2024-07-09
申请号:CN201911270314.2
申请日:2019-12-12
Applicant: 三星电子株式会社
Abstract: 一种半导体器件和制造半导体器件的方法,所述半导体器件包括:半导体衬底,所述半导体衬底包括第一区域和第二区域;层间绝缘层,位于所述半导体衬底上,所述层间绝缘层包括:第一开口,所述第一开口在所述第一区域上,并且具有第一宽度;以及第二开口,所述第二开口在所述第二区域上,并且具有第二宽度,所述第二宽度大于所述第一宽度;至少一个第一金属图案,所述至少一个第一金属图案填充所述第一开口;第二金属图案,所述第二金属图案位于所述第二开口中;以及填充图案,所述填充图案在所述第二开口中位于所述第二金属图案上,其中,所述至少一个第一金属图案和所述第二金属图案均包括相同的第一金属材料,所述填充图案由非金属材料形成。
-
公开(公告)号:CN108231689B
公开(公告)日:2023-04-18
申请号:CN201711281149.1
申请日:2017-12-06
Applicant: 三星电子株式会社
IPC: H01L21/8238 , H01L27/092 , H10B10/00
Abstract: 一种制造半导体器件的方法包括:在衬底上形成沿第一方向延伸并沿第二方向彼此间隔开的栅电极;在所述栅电极上形成封盖图案;形成填充相邻栅电极之间的空间的层间电介质层;在所述层间电介质层上形成具有开口的硬掩模,所述开口选择性地暴露第二封盖图案至第四封盖图案;使用所述硬掩模作为蚀刻掩模在所述第二栅电极和第三栅电极之间以及所述第三栅电极和第四栅电极之间的所述层间电介质层中形成孔;在所述孔中形成阻挡层和导电层;执行第一平坦化以暴露所述硬掩模;执行第二平坦化以暴露所述阻挡层的覆盖第二封盖图案至第四封盖图案的部分;以及执行第三平坦化以完全暴露所述第一封盖图案至第四封顶图案。
-
公开(公告)号:CN111490048A
公开(公告)日:2020-08-04
申请号:CN201911270314.2
申请日:2019-12-12
Applicant: 三星电子株式会社
IPC: H01L27/11519 , H01L27/11524 , H01L27/11529 , H01L27/11531 , H01L27/11565 , H01L27/1157 , H01L27/11573
Abstract: 一种半导体器件和制造半导体器件的方法,所述半导体器件包括:半导体衬底,所述半导体衬底包括第一区域和第二区域;层间绝缘层,位于所述半导体衬底上,所述层间绝缘层包括:第一开口,所述第一开口在所述第一区域上,并且具有第一宽度;以及第二开口,所述第二开口在所述第二区域上,并且具有第二宽度,所述第二宽度大于所述第一宽度;至少一个第一金属图案,所述至少一个第一金属图案填充所述第一开口;第二金属图案,所述第二金属图案位于所述第二开口中;以及填充图案,所述填充图案在所述第二开口中位于所述第二金属图案上,其中,所述至少一个第一金属图案和所述第二金属图案均包括相同的第一金属材料,所述填充图案由非金属材料形成。
-
-
-