-
公开(公告)号:CN113162906B
公开(公告)日:2023-04-07
申请号:CN202110218237.7
申请日:2021-02-26
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种NoC传输方法,本发明将包格式分为数据类包格式、请求类包格式和回复类包格式。任务传输协议将任务分为写传输和读传输。写传输协议又划分为带回复包写传输和不带回复包写传输。同时,定义了任务传输协议的包长度可配置。本发明既具有系统性、全面性,又有效提高了NoC传输效率,为不同应用场合下NoC传输协议定义提供有效的解决方案。
-
公开(公告)号:CN113157205B
公开(公告)日:2023-03-14
申请号:CN202110218614.7
申请日:2021-02-26
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种NAND阵列的控制方法、控制器、电子设备及存储介质,包括以下过程:按应用需求创建配置命令;将配置命令进行命令仲裁;依次解析命令仲裁后的配置命令并创建命令轨,将创建的命令轨进行执行;命令轨执行完成,生成回应表,所述回应表包括配置命令对应的所有命令轨的执行状态,通过中断通知CPU,CPU读取回应表。本发明中CPU面向应用级的配置命令,而NAND闪存的操作序列根据配置命令自动构建命令轨实现,在多通道多片闪存阵列控制时可显著降低CPU的负载率。同时,通过命令轨编号可直接由回应表获取该命令轨的执行状态,可以实现闪存运行状态的准确获取。
-
公开(公告)号:CN113946479A
公开(公告)日:2022-01-18
申请号:CN202111275747.4
申请日:2021-10-29
Applicant: 西安微电子技术研究所
IPC: G06F11/22 , G06F11/263 , G06F30/34
Abstract: 本发明公开了一种基于RISC‑V调试协议的Trigger链长度限制结构及其方法,定义Trigger序列中Trigger数量为n,n≥1,将Trigger按顺序编号为1、2、…,n,Trigger链长度上限为m,1≤m≤n;定义D触发器Trigger_i_chain为编号i的Trigger的链配置信号寄存器,输出为链配置信号chain_i,表示Trigger是否与后继Trigger相链接,为高电平表示该Trigger与后继Trigger链接有效,为低电平表示Trigger与后继Trigger链接无效。本发明实现方法明确,逻辑简单,信号延迟低。
-
公开(公告)号:CN113312285A
公开(公告)日:2021-08-27
申请号:CN202110656789.6
申请日:2021-06-11
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种卷积神经网络加速器及其工作方法,属于数字电路领域。本发明中的寄存器管理单元用于存储对卷积阵列的配置文件,当前卷积计算的各项参数信息,同时记录卷积阵列当前的运算状态,供主处理器查询;全局缓存模块用于对filter、ifmap和psum进行缓存;卷积阵列控制模块在接收到启动命令后根据寄存器管理单元提供的参数信息进行相应的数据交互操作,进行filter/ifmap和psum的传递;卷积阵列由大量PE单元级联而成,用于实现卷积运算;Pooling层用于进行池化计算;激活函数用于进行激活函数的计算。本发明克服了CNN卷积器的最大化输入数据重用和最小化Psum产生是无法同时实现的缺点。
-
-
-