-
公开(公告)号:CN118611629A
公开(公告)日:2024-09-06
申请号:CN202410691743.1
申请日:2024-05-30
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种通用型PWM数字信号发生装置及控制方法,基于时基计数模块TB产生计数状态指示信号后,动作限定模块AQ基于指示信号生成两个通道的基础PWM波形,支持2路PWM输出,死区控制模块DB基于两个通道输出波形产生带死区的信号对,支持双沿对称操作,支持独立的上升下降沿死区延迟控制,斩波控制模块PC基于信号对输出斩波波形,支持高频载波信号的斩波功能。最后结合事件触发模块ET和数字比较模块DC,实现中断事务及PWM信号的统一管理。本发明提出的装置突出模块化和层次化,简单的波形可通过单一模块直接实现,复杂波形可通过对基础波形和标志信号进行合理的组合叠加来实现,能够解决现有技术存在的问题。
-
公开(公告)号:CN113162906B
公开(公告)日:2023-04-07
申请号:CN202110218237.7
申请日:2021-02-26
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种NoC传输方法,本发明将包格式分为数据类包格式、请求类包格式和回复类包格式。任务传输协议将任务分为写传输和读传输。写传输协议又划分为带回复包写传输和不带回复包写传输。同时,定义了任务传输协议的包长度可配置。本发明既具有系统性、全面性,又有效提高了NoC传输效率,为不同应用场合下NoC传输协议定义提供有效的解决方案。
-
公开(公告)号:CN112965924B
公开(公告)日:2023-02-24
申请号:CN202110218615.1
申请日:2021-02-26
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种AHB‑to‑AXI桥接器及激进式处理方法,包括全局控制参数配置模块用于设置有限状态机控制模块先验条件以及设置AXI主机接口模块和AHB从机接口模块的访问粒度;有限状态机控制模块用于处理来自AHB从机接口模块的协议转换模块的命令请求,监测协议转换模块的运行状态和主机接口模块的运行状态;依据有限状态机控制模块的跳转条件,执行有限状态机控制模块的状态转移,并产生AXI主机接口模块的访问请求信息以及AHB从机接口模块和AXI主机接口模块,本发明能提升AHB主机在以不定长增量式突发类型高效率访问AXI从机设备时的访问带宽和数据吞吐效率,访问效率较现有技术提升约12倍。
-
公开(公告)号:CN112965924A
公开(公告)日:2021-06-15
申请号:CN202110218615.1
申请日:2021-02-26
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种AHB‑to‑AXI桥接器及激进式处理方法,包括全局控制参数配置模块用于设置有限状态机控制模块先验条件以及设置AXI主机接口模块和AHB从机接口模块的访问粒度;有限状态机控制模块用于处理来自AHB从机接口模块的协议转换模块的命令请求,监测协议转换模块的运行状态和主机接口模块的运行状态;依据有限状态机控制模块的跳转条件,执行有限状态机控制模块的状态转移,并产生AXI主机接口模块的访问请求信息以及AHB从机接口模块和AXI主机接口模块,本发明能提升AHB主机在以不定长增量式突发类型高效率访问AXI从机设备时的访问带宽和数据吞吐效率,访问效率较现有技术提升约12倍。
-
公开(公告)号:CN112965689B
公开(公告)日:2023-05-09
申请号:CN202110217695.9
申请日:2021-02-26
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种基于源同步的分布式异步FIFO数据交互方法及FIFO结构,包括以下步骤:发送端产生写操作并维护写指针,将写时钟、写使能及写数据信号通过源同步的方式输出到接收端;发送端根据源同步输入的读时钟、读使能信号维护读指针,并将读指针同步到写时钟域下,维护满/非满信号;接收端产生读操作并维护读指针,将读时钟、读使能信号通过源同步的方式输出到发送端;接收端根据源同步输入的写时钟、写使能及写数据信号维护写指针及写时钟域,并将写指针同步到读时钟域下,维护空/非空信号。本发明有效减少数据发送端和接收端之间数据互联线的数量,降低了物理实现难度,兼顾流量控制的高效数据传输,在有限资源开销的基础上提高能效比。
-
公开(公告)号:CN113238984A
公开(公告)日:2021-08-10
申请号:CN202110218231.X
申请日:2021-02-26
Applicant: 西安微电子技术研究所
IPC: G06F15/78 , H04L12/715
Abstract: 本发明公开了一种三维片上网络结构及工作方法,本发明包括网络接口NI模块、RN模块和垂直接口VI模块;垂直接口模块实现网络接口与垂直方向以及垂直方向之间的数据传输。该结构将二维片上网络和层间通信结构进行分离,既可复用二维片上网络结构,又可支持不同的层间通信结构和不同的三维路由算法,具有良好的继承性和通用性,降低了硬件资源成本和设计复杂度。同时,垂直接口为独立模块,可根据要求进行灵活的版图布局布线,降低了三维片上网络物理实现的复杂度。
-
公开(公告)号:CN112965689A
公开(公告)日:2021-06-15
申请号:CN202110217695.9
申请日:2021-02-26
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种基于源同步的分布式异步FIFO数据交互方法及FIFO结构,包括以下步骤:发送端产生写操作并维护写指针,将写时钟、写使能及写数据信号通过源同步的方式输出到接收端;发送端根据源同步输入的读时钟、读使能信号维护读指针,并将读指针同步到写时钟域下,维护满/非满信号;接收端产生读操作并维护读指针,将读时钟、读使能信号通过源同步的方式输出到发送端;接收端根据源同步输入的写时钟、写使能及写数据信号维护写指针及写时钟域,并将写指针同步到读时钟域下,维护空/非空信号。本发明有效减少数据发送端和接收端之间数据互联线的数量,降低了物理实现难度,兼顾流量控制的高效数据传输,在有限资源开销的基础上提高能效比。
-
公开(公告)号:CN113220627A
公开(公告)日:2021-08-06
申请号:CN202110444240.0
申请日:2021-04-23
Applicant: 西安微电子技术研究所
IPC: G06F15/78 , G06F15/173
Abstract: 本发明公开了一种二维片上网络路由节点结构,本发明在虫孔交换和虚通道技术基础上多路由节点结构进行改进,优化了RN内部交叉开关以及传输通路,降低了RN硬件资源及实现复杂度。本发明具有六个端口的二维NoC RN单元,相邻的二维NoC RN单元间具有RN之间传输通路,二维NoC RN单元包括两个交叉开关,两个交叉开关之间具有RN内部传输通路。该结构简单、规则、无死锁,有利于RN层次化和模块化设计。本发明中RN定义的端口、缓存大小、数据宽度可根据NoC资源及性能需求进行缩减,其中的路由算法、仲裁策略均不受该结构影响。同时,RN之间物理通道可支持单通道或双通道,具有良好的通用性。
-
公开(公告)号:CN112948322A
公开(公告)日:2021-06-11
申请号:CN202110218606.2
申请日:2021-02-26
Applicant: 西安微电子技术研究所
IPC: G06F15/78 , G06F5/06 , G06F12/0866
Abstract: 本发明公开了一种基于弹性缓存的虚通道及实现方法,本发明能够实现片上异步互联结构中节点间数据的高效、灵活传输,一方面数据发送端与接收端采用源同步的方式能够有效降低节点间互联信号的数量,有利于后端版图实现;另一方面通过弹性缓存动态调整机制实现了双通道FIFO深度在1和N之间切换,极大地降低了缓存资源,提高了缓存空间利用率。本发明能够弥补传统虚通道机制在缓存资源高、后端实现困难方面存在的不足。
-
公开(公告)号:CN113220627B
公开(公告)日:2023-05-30
申请号:CN202110444240.0
申请日:2021-04-23
Applicant: 西安微电子技术研究所
IPC: G06F15/78 , G06F15/173
-
-
-
-
-
-
-
-
-