一种集成电路电子标识用自动化设计电路及方法

    公开(公告)号:CN118606129A

    公开(公告)日:2024-09-06

    申请号:CN202410762767.1

    申请日:2024-06-13

    Abstract: 本发明公开了一种集成电路电子标识用自动化设计电路,本电路包括TAP控制器、可编程控制器和可编程器件,可编程器件用于存储集成电路的电子标识信息,通过TAP控制器生成并输出智能电子标识指令,再利用可编程控制器根据接收到的智能电子标识指令对可编程器件进行控制和访问,以擦除、编程或读取电子标识信息,通过读取可编程器件中的电子标识信息,能够实现集成电路的产品全周期追溯和分析;采用本电路能够将集成电路进行唯一化标记,从而对电路生命周期信息进行记录和分析,任何一个电路在后续任何一个环节出了故障,都可以通过电路唯一的电子ID标识,找到该电路在之前流程中的数据信息,有助于追查和分析定位故障原因,从而更快更好地解决问题。

    一种用于智能芯片识别的编译器后端编译方法、系统、设备及存储介质

    公开(公告)号:CN118331585A

    公开(公告)日:2024-07-12

    申请号:CN202410532080.9

    申请日:2024-04-29

    Abstract: 本发明涉及电子信息技术领域,具体涉及一种用于智能芯片识别的编译器后端编译方法、系统、设备及存储介质;包括以下步骤:筛选出满足合法性要求的深度学习框架对应的计算图;对满足合法性要求的计算图硬件优化;对硬件优化后的计算图进行内存优化;对内存优化后的计算图生成编译后的可执行代码。本发明支持多种前端模型输入在智能芯片上的部署,实现了智能芯片深度学习模型的自动化编译和优化,使用者输入不同的神经网络模型和相关参数信息,编译器后端就会通过分析输入的信息自动生成出不同情况下不同类型数据的结构为基础的指令配置程序,自动将原始数据以设计好的结构定点化和格式化,达到了深度学习程序开发的效率提升与开发过程的简化。

    一种PCIe交换器端口管理结构、访问控制方法及系统

    公开(公告)号:CN117555840A

    公开(公告)日:2024-02-13

    申请号:CN202311371547.8

    申请日:2023-10-20

    Abstract: 本发明公开了一种PCIe交换器端口管理结构、访问控制方法及系统,采用请求事务分解模块对接收的信息进行解析,按照事务的接收顺序在路由查找表模块中对事务的目的地址进行路由。出现两个以上端口同时对某一个端口进行访问,可能发生死锁现象,导致端口无法继续接收和发送事务,端口访问控制模块对各端口收到事务的控制信号进行监测并通过仲裁模块对访问请求进行处理,能够有效避免死锁,提高了访问效率。因此,端口访问控制模块可以根据实际配置的端口数调整端口控制信号,对全部端口访问进行管理,实现各端口之间的事务交换。再结合完成包组装模块实现对接口返回寄存器读出值及请求事务头标信息实现完成包组装,传输至上游设备完成端口配置。

    一种用于CMOS图像传感器芯片级ADC的双位移位校正系统

    公开(公告)号:CN113992871B

    公开(公告)日:2023-11-24

    申请号:CN202111277400.3

    申请日:2021-10-29

    Abstract: 本发明公开了一种用于CMOS图像传感器芯片级ADC的双位移位校正系统,包括依次连接的SH电路、多级串联的编码器电路和flash ADC电路,SH电路用于电荷分享或者电容翻转结构实现,每级编码器电路输出4位数字码,含两位校正码;根据电容的电荷守恒原理,采用电荷分享采样技术,实现了双位移位校正功能,每级4bit输出,两位校正算法,级间闭环增益只有4倍,采用非交叠时钟控制,前级采样,后级放大输出,流水线工作,降低了级间闭环增益,降低了后级量化范围,提升了校正区间,对于ADC的整体性能提升具有显著效果。采用多级串联的编码器电路,可有效降低系统功耗、提升量化输入摆幅并极大提升SFDR等关键动态参数,具有很高的实用性。

    一种数模混合IP的时序生成方法、系统、装置及介质

    公开(公告)号:CN116822426A

    公开(公告)日:2023-09-29

    申请号:CN202310547557.6

    申请日:2023-05-15

    Abstract: 本发明公开了一种数模混合IP的时序生成方法、系统、装置及介质,包括:获取数模混合IP的时序弧需求;基于数模混合IP的时序弧需求,提取数模混合IP中数字模块的时序弧的时序信息库文件;基于数模混合IP的时序弧需求,生成数模混合IP中与模拟模块相关的伪时序弧的时序信息库文件;基于时序弧的时序信息库文件和伪时序弧的时序信息库文件,生成数模混合IP的时序信息库文件。本发明的整个过程不需要调用电路仿真器进行仿真,不需要人工推算与整理,只需用户输入时序弧需求,即可快速、高效的生成数模混合IP的时序信息库文件,解决了相关技术中数模混合IP的时序生成时繁琐易错、需求大量计算和存储资源及生成耗时等问题。

    一种基于DICE和Miller-C结构的抗辐射采样器电路结构

    公开(公告)号:CN116599533A

    公开(公告)日:2023-08-15

    申请号:CN202310685603.9

    申请日:2023-06-09

    Abstract: 本发明公开了一种基于DICE和Miller‑C结构的抗辐射采样器电路结构,属于集成电路设计领域,本电路结构包括DICE模块和Miller‑C模块,DICE模块能够通过相邻节点之间的冗余数据恢复被单粒子轰击的存储节点的存储数据,从而提升整个电路结构在求值和保持阶段的抗辐射和抗干扰能力;通过与DICE模块相配合的Miller‑C模块,将采集到的数据样本,即存储节点中的存储数据进行冗余合并以及缓冲并输出,从而避免单粒子瞬态脉冲直接输出,两个模块协同配合下,大大提高了采样器的抗单粒子辐射能力;本采样器电路结构的原理和结构简单,便于制作和实施,具有良好的推广应用价值。

    一种辐照评估试验用电源控制装置、系统及方法

    公开(公告)号:CN116544903A

    公开(公告)日:2023-08-04

    申请号:CN202310485234.9

    申请日:2023-04-28

    Abstract: 本发明公开一种辐照评估试验用电源控制装置、系统及方法,包括电源切换控制电路板,电源切换控制电路板包括输入接口模块、控制处理模块和电压输出模块,程控直流电源和上位机PC分别与电源切换控制电路板连接,上位机PC同时与程控直流电源和远程控制机PC连接,通过远程控制机PC控制上位机PC进而控制电源切换控制电路板上的控制处理模块,控制处理模块通过控制电压输出模块实现单路或多路不同电压的串行或并行输出,无须在试验进行过程中手动控制直流电源,可实现程序自动控制电压的切换,提高了辐照试验的效率。

    一种覆盖可见光波段和红外波段的光电探测器

    公开(公告)号:CN112992863B

    公开(公告)日:2023-06-20

    申请号:CN202110222735.9

    申请日:2021-02-26

    Abstract: 本发明提供了一种覆盖可见光波段和红外波段的光电探测器,包括光电探测器本体,所述光电探测器本体包括靠近光线由顶至底设置的第一晶圆、第二晶圆和第三晶圆;所述第一晶圆、第二晶圆和第三晶圆依次叠加设置;所述第一晶圆上装配有若干个可见光像元和读出电路;所述第二晶圆上装配有若干个红外读出电路;所述第三晶圆上装配有若干个红外像元阵列;第一晶圆与第二晶圆硅片键合设置,所述第三晶圆通过第一晶圆与第二晶圆硅片键合后互联设置,实现可见光波段图像和红外波段图像的探测,该光电探测器结构简单,操作方便,便于在复杂的光照条件下进行成像,满足星体追踪,目标识别,深空探测等多领域的应用需求。

    一种PCIe交换电路的出端口事务处理装置及方法

    公开(公告)号:CN116150077A

    公开(公告)日:2023-05-23

    申请号:CN202310180550.5

    申请日:2023-02-28

    Abstract: 本发明提供一种PCIe交换电路的出端口事务处理装置及方法,包括主控制模块,所述主控制模块交互连接有界限生成和载荷FIFO控制模块、信息生成和头FIFO控制模块和端口仲裁逻辑模块,界限生成和载荷FIFO控制模块交互连接有解析转换模块和两个载荷FIFO,信息生成和头FIFO控制模块交互连接有载荷接收和转换模块和三个包头FIFO,解析转换模块交互连接有载荷接收和转换模块和端口仲裁逻辑模块,所述端口仲裁逻辑模块交互连接有仲裁表及其加载模块,三个包头FIFO和两个载荷FIFO输出端均连接有读取发送模块;本申请以三个包头FIFO和两个载荷FIFO分类存储了接收的事务包,事务的写入和读取控制简单可靠;避免了部分延迟敏感的输入端口的事务无法及时通过该出端口输出。

Patent Agency Ranking