-
公开(公告)号:CN114978155B
公开(公告)日:2024-06-18
申请号:CN202210758516.7
申请日:2022-06-30
Applicant: 西安工程大学
IPC: H03L7/08
Abstract: 本发明公开了一种具有优化相位噪声的锁相环系统,包括构成一个闭环系统的时间数字转换器、数字环路滤波器、数模转换器、压控振荡器以及分频器;时间数字转换器的一个输入基准信号是R、另一个输入信号是D,时间数字转换器的输出信号DI为数字环路滤波器的输入信号,数字环路滤波器的输出信号FDI为数模转换器的输入信号,数模转换器的输出信号VI为压控振荡器的输入信号,压控振荡器的输出信号P为分频器的输入信号,分频器的输出信号为时间数字转换器的另一个输入信号D。本发明利用数模转换器级联压控振荡器代替数控振荡器降低相位噪声,利用高精度的时间数字转换器和精度较高的数模转换器改善相位噪声。
-
公开(公告)号:CN114793093B
公开(公告)日:2024-04-12
申请号:CN202210456811.7
申请日:2022-04-28
Applicant: 西安工程大学
Abstract: 本发明公开了一种具有抗干扰功能的超宽带协议低噪声放大器,包括匹配电路、LNA主电路、第一级陷波滤波器以及第二陷滤波电路,其中:匹配电路包括电容Cpad1和Cs以及电感Lp和Ls;LNA主电路包括N型MOS管M1、M2和M3,可变并联反馈电阻R1和隔直电容C2、C3,负载电感L2、L3以及负载电阻R2;第一级陷波滤波器包括电感L1、电容C1和可调电容Cp1;第二级陷波滤波器包括电感L4和可调电容C4以及电容Cpad2和其对应的补偿电感Lout。本发明实现了低噪声并且强化了滤波性能;有效减少了LC并联谐振电路的噪声贡献;在保证滤波深度的同时补偿了滤波器对低噪声放大器通带的增益抑制。
-
公开(公告)号:CN115470747B
公开(公告)日:2023-12-15
申请号:CN202211200737.9
申请日:2022-09-29
Applicant: 西安工程大学
IPC: G06F30/396 , G06F111/04 , G06F115/12
Abstract: 本发明公开了一种实现时序快速收敛的时钟树综合方法,该方法对寄存器传输级代码采用DCG模式进行逻辑综合,采用门控时钟插入技术来降低功耗;布局前,根据芯片布图的位置,选择合适的位置人工插入FCHT时钟结构的主干和分支,在时钟树综合阶段基于FCHT时钟结构,采用CCOPT技术进行时钟树综合,同时应用有效偏差更加准确的评估时钟偏差的影响,最终通过静态时序分析检查时序,确保达到签核的标准;本发明方法解决了传统时钟树综合方案时序收敛困难,设计时间长的问题,有利于得到一种高质量、时钟偏差小、时序符合要求的时钟树设计。
-
公开(公告)号:CN115470747A
公开(公告)日:2022-12-13
申请号:CN202211200737.9
申请日:2022-09-29
Applicant: 西安工程大学
IPC: G06F30/396 , G06F111/04 , G06F115/12
Abstract: 本发明公开了一种实现时序快速收敛的时钟树综合方法,该方法对寄存器传输级代码采用DCG模式进行逻辑综合,采用门控时钟插入技术来降低功耗;布局前,根据芯片布图的位置,选择合适的位置人工插入FCHT时钟结构的主干和分支,在时钟树综合阶段基于FCHT时钟结构,采用CCOPT技术进行时钟树综合,同时应用有效偏差更加准确的评估时钟偏差的影响,最终通过静态时序分析检查时序,确保达到签核的标准;本发明方法解决了传统时钟树综合方案时序收敛困难,设计时间长的问题,有利于得到一种高质量、时钟偏差小、时序符合要求的时钟树设计。
-
公开(公告)号:CN119995529A
公开(公告)日:2025-05-13
申请号:CN202510118293.1
申请日:2025-01-24
Applicant: 西安工程大学
Abstract: 本发明公开了具有宽调谐范围的可变增益超宽带低噪声放大器,包括连接在一起的可调谐输入匹配电路和LNA核心放大电路,所述可调谐输入匹配电路用于输入阻抗和噪声匹配,所述LNA核心放大电路用于增益调谐,所述LNA核心放大电路包括两级级联的共源共栅电路,信号由所述可调谐输入匹配电路进入到LNA核心放大电路,经过第一级共源共栅放大器放大后,再经过第二级共源共栅放大器对信号进一步放大,最后由输出端输出。本发明解决了传统的VG‑LNA在宽带应用中增益调谐时,输入阻抗不稳定、增益调谐范围小和增益变化步长不一致的问题。
-
公开(公告)号:CN118198157A
公开(公告)日:2024-06-14
申请号:CN202410333960.3
申请日:2024-03-22
Applicant: 西安工程大学
IPC: H01L31/0232 , H01L31/107 , H01L31/18 , H01L31/115
Abstract: 本发明公开的提高硅光电倍增管光子探测效率的结构及其制作方法,包括设置于硅光电倍增管非光敏区表面的金属膜,金属膜和硅光电倍增管的光敏区上方共同设置有透明绝缘封装介质。本发明通过在硅光电倍增管的非光敏区表面即“死区”覆设一层高反射率的金属膜,从而利用高反射金属膜与透明封装层上表面之间光子的多次反射,使得更多的光子落在硅光电倍增管的光敏区上,能够增加硅光电倍增管的光子探测效率,还具有工艺简单、实用性强的优点。
-
公开(公告)号:CN109116589A
公开(公告)日:2019-01-01
申请号:CN201811185140.5
申请日:2018-10-11
Applicant: 西安工程大学
IPC: G02F1/015
Abstract: 本发明公开了一种新型PIN电光调制器结构,包括N-Sub层,N-Sub层的顶部设置有SiO2埋层,SiO2埋层顶部的两侧分别设置有P+阱区、N+阱区,P+阱区、N+阱区之间设置有本征N型锗硅调制区,本征N型锗硅调制区与P+阱区、N+阱区接触位置处呈锯齿状配合接触形成横向双异质结,本征N型锗硅调制区呈脊型凸起状,P+阱区的顶部设置有第一电极,N+阱区的顶部设置有第二电极,第一电极、本征N型锗硅调制区及第二电极的上部均覆盖有SiO2覆盖层,本发明不仅能提高载流子浓度,增强等离子色散效应,而且可以抑制温升,削弱热光效应,提高调制效率。
-
公开(公告)号:CN118730296A
公开(公告)日:2024-10-01
申请号:CN202410759671.X
申请日:2024-06-13
Applicant: 西安工程大学
IPC: G01J1/44
Abstract: 本发明公开的正面照射式单光子成像的多像素光子计数器及其制造方法,包括衬底及其上方依次设置的外延层和金属网格层,外延层上对应金属网格层的开口区域阵列设置有若干第一富掺杂区,其上方共同设置有与其形成PN结且连接至金属网格层的第二富掺杂区,衬底内对应若干第一富掺杂区间隔区域通过开设隔离沟槽形成有阵列设置的若干柱状结构,其底端分别通过电极共同连接有信号读出电路。本发明中雪崩电流脉冲通过G‑APD单元下方衬底的柱状结构传输至信号读出电路,实现了正面入射模拟型MPPC的单光子探测与成像。由于探测器芯片表面无需电路结构与淬灭电阻,不占用面积,因此实现了高的填充因子,从而提高了探测器的探测效率。
-
公开(公告)号:CN118367038A
公开(公告)日:2024-07-19
申请号:CN202410333965.6
申请日:2024-03-22
Applicant: 西安工程大学
IPC: H01L31/0232 , H01L31/107 , H01L31/18
Abstract: 本发明公开的提高硅光电倍增管近红外波段光谱响应范围的结构及方法,包括设置于硅光电倍增管光敏面的上转换层,上转换层由液态透明封装介质中均匀掺入上转换纳米荧光材料固化而成。本发明通过在SiPM光敏面的透明封装介质中掺入上转换纳米荧光材料将近红外波段光子转换为可见波段光子进行探测,缓解了现有近红外单光子探测器性能较差、利用非线性晶体上转换进行近红外探测的方法系统复杂且集成度低的问题,实现了SiPM间接探测波长大于1100nm的红外光,扩展了SiPM的光谱响应范围,且便于生产,能够大幅度降低探测器的制造成本。
-
公开(公告)号:CN114978155A
公开(公告)日:2022-08-30
申请号:CN202210758516.7
申请日:2022-06-30
Applicant: 西安工程大学
IPC: H03L7/08
Abstract: 本发明公开了一种具有优化相位噪声的锁相环系统,包括构成一个闭环系统的时间数字转换器、数字环路滤波器、数模转换器、压控振荡器以及分频器;时间数字转换器的一个输入基准信号是R、另一个输入信号是D,时间数字转换器的输出信号DI为数字环路滤波器的输入信号,数字环路滤波器的输出信号FDI为数模转换器的输入信号,数模转换器的输出信号VI为压控振荡器的输入信号,压控振荡器的输出信号P为分频器的输入信号,分频器的输出信号为时间数字转换器的另一个输入信号D。本发明利用数模转换器级联压控振荡器代替数控振荡器降低相位噪声,利用高精度的时间数字转换器和精度较高的数模转换器改善相位噪声。
-
-
-
-
-
-
-
-
-