-
公开(公告)号:CN114978155A
公开(公告)日:2022-08-30
申请号:CN202210758516.7
申请日:2022-06-30
Applicant: 西安工程大学
IPC: H03L7/08
Abstract: 本发明公开了一种具有优化相位噪声的锁相环系统,包括构成一个闭环系统的时间数字转换器、数字环路滤波器、数模转换器、压控振荡器以及分频器;时间数字转换器的一个输入基准信号是R、另一个输入信号是D,时间数字转换器的输出信号DI为数字环路滤波器的输入信号,数字环路滤波器的输出信号FDI为数模转换器的输入信号,数模转换器的输出信号VI为压控振荡器的输入信号,压控振荡器的输出信号P为分频器的输入信号,分频器的输出信号为时间数字转换器的另一个输入信号D。本发明利用数模转换器级联压控振荡器代替数控振荡器降低相位噪声,利用高精度的时间数字转换器和精度较高的数模转换器改善相位噪声。
-
公开(公告)号:CN114978155B
公开(公告)日:2024-06-18
申请号:CN202210758516.7
申请日:2022-06-30
Applicant: 西安工程大学
IPC: H03L7/08
Abstract: 本发明公开了一种具有优化相位噪声的锁相环系统,包括构成一个闭环系统的时间数字转换器、数字环路滤波器、数模转换器、压控振荡器以及分频器;时间数字转换器的一个输入基准信号是R、另一个输入信号是D,时间数字转换器的输出信号DI为数字环路滤波器的输入信号,数字环路滤波器的输出信号FDI为数模转换器的输入信号,数模转换器的输出信号VI为压控振荡器的输入信号,压控振荡器的输出信号P为分频器的输入信号,分频器的输出信号为时间数字转换器的另一个输入信号D。本发明利用数模转换器级联压控振荡器代替数控振荡器降低相位噪声,利用高精度的时间数字转换器和精度较高的数模转换器改善相位噪声。
-