互连结构的制作方法
    491.
    发明公开

    公开(公告)号:CN102469701A

    公开(公告)日:2012-05-23

    申请号:CN201010538429.8

    申请日:2010-11-09

    Abstract: 本发明提供互连结构的制作方法,包括:提供基板,所述基板上依次形成有第一基板焊盘和第一导电凸块;形成与所述第一导电凸块齐平的第一绝缘介质层;在第一绝缘介质层上形成导电层;刻蚀所述导电层形成导电层开口;在所述导电层上形成绝缘掩膜层,所述绝缘掩膜层内形成有掩膜层开口,所述掩膜层开口露出下方的第一导电凸块和剩余的部分导电层;进行电镀沉积工艺,在所述掩膜层开口内形成第二基板焊盘;去除绝缘掩膜层和未被第二基板焊盘覆盖的部分导电层;在所述基板上形成第二绝缘介质层,所述第二绝缘介质层与所述第二基板焊盘齐平。本发明提高了印刷线路板互连结构的可靠性。

    一种网络设备的虚拟化方法、装置和系统

    公开(公告)号:CN102447725A

    公开(公告)日:2012-05-09

    申请号:CN201010509146.0

    申请日:2010-10-14

    Abstract: 本申请实施例公开了一种IB网络设备的虚拟化方法、装置和系统。其中,所述方法包括:将HCA所需的接口控制内存ICM空间映射到各个物理内存中;将物理内存分别映射到一个本地处理器运行的操作系统的核心空间中。根据本申请实施例,在实现非SMP结构下的IB网络设备虚拟化的同时,提高虚拟IB网络环境下HCA的数据传输性能。

    多核处理器及多核处理器组

    公开(公告)号:CN102446158A

    公开(公告)日:2012-05-09

    申请号:CN201010508842.X

    申请日:2010-10-12

    Abstract: 一种多核处理器及多核处理器组,包括至少一个主核、至少一个从核阵列、第一互连结构和从核互连结构,所述从核阵列包括多个从核,所述从核与主核异构,其中,所述第一互连结构和从核互连结构用于所述主核与所述从核阵列间的通信,所述从核互连结构还用于所述从核阵列中任意两从核间的通信,作为一个优选的技术方案,所述主核为通用处理器核,所述从核为微结构和指令集经过精简优化的处理器核,且所述多核处理器集成在同一芯片上。本发明改善了处理器核之间的通信效率,提高了整个多核处理器的计算密度,实现了通用控制功能和高计算密度的均衡。

    基于阵列结构的处理器核心的通信方法及通信装置

    公开(公告)号:CN102446157A

    公开(公告)日:2012-05-09

    申请号:CN201010508839.8

    申请日:2010-10-12

    Abstract: 一种基于阵列结构的处理器核心的通信方法及通信装置。所述基于阵列结构的处理器核心的通信方法包括:发送端处理器核心获取数据发送指令并进行解析;基于所述数据发送指令的解析结果,所述发送端处理器核心从其通用寄存器文件中获取数据,并将所述数据存储到其发送缓冲单元中;发送端处理器核心将其发送缓冲单元中的数据发送至所述数据发送指令指示的目标处理器核心的接收缓冲单元;目标处理器核心获取数据接收指令并进行解析;基于所述数据接收指令的解析结果,所述目标处理器核心从其接收缓冲单元中获取数据,并将数据存储到其通用寄存器文件中。

    自适应的大页分配方法及装置

    公开(公告)号:CN102446136A

    公开(公告)日:2012-05-09

    申请号:CN201010509131.4

    申请日:2010-10-14

    Abstract: 本申请实施例公开了一种自适应的大页分配方法及装置,包括:获取用户进程的虚地址空间;将所述虚地址空间的范围分别与所配置的大页策略中的页面粒度进行匹配,得到若干大页的组合;将所述匹配得到的若干大页的组合分配给所述虚地址空间。本申请采用大页配置策略,将虚地址空间与不同页面粒度进行匹配获得大页组合,由于未限制固定的页面粒度,因此可以灵活地进行大页分配,不会造成物理页面的申请失败;并且,由于页面粒度不固定,因此所分配的大页组合不会占用多余的内存资源,提高了内存资源的利用率。

    底层消息接口模拟方法及模拟装置

    公开(公告)号:CN102446113A

    公开(公告)日:2012-05-09

    申请号:CN201010508866.5

    申请日:2010-10-12

    Abstract: 一种底层消息接口模拟方法,包括:模拟执行目标机的操作系统;监测所述目标机的操作系统代码中的进程切换,并于监测到所述进程切换后触发注释机制,生成底层消息子过程索引表;对目标机指令流中的每一条指令进行识别处理,并于识别出底层消息子过程调用时执行该消息接口的模拟处理,获取消息参数虚地址;将所述消息参数虚地址转换为消息参数物理地址;调用所述底层消息子过程索引表执行消息功能模拟,根据所述消息参数物理地址实现消息的传递。基于上述方法,还提供了一种底层消息接口模拟装置。本发明能够基于全结构并行计算机状态支持多节点消息功能的模拟,简化了模拟方式,提高并行应用程序的模拟效率。

    印刷线路板及其制作方法
    497.
    发明授权

    公开(公告)号:CN101472403B

    公开(公告)日:2011-11-09

    申请号:CN200710160668.2

    申请日:2007-12-26

    Abstract: 一种印刷线路板,具有第一至第N配线层,还包括:位于第一配线层上的至少一个第一类连接焊盘,用于电连接半导体封装件;位于第N-1层配线层上的至少一个第二类连接焊盘,与半导体封装件的信号引脚电连接;位于第N层配线层上的至少一个第三类连接焊盘,用于与半导体封装件的接地、电源引脚电连接;贯穿第一配线层至第N-1配线层的与第二类连接焊盘的位置一一对应的至少一个盲孔;贯穿第一配线层至第N配线层的与第三类连接焊盘的位置一一对应的至少一个通孔。所述印刷线路板使耦合电容设置在第三类连接焊盘中间,减小了半导体封装件的接地、电源引脚与耦合电容之间的距离,提高去耦电容的去耦效果。本发明还提供一种印刷线路板的制作方法。

    分支预测方法及装置、处理器

    公开(公告)号:CN102053818A

    公开(公告)日:2011-05-11

    申请号:CN200910198355.5

    申请日:2009-11-05

    Abstract: 一种分支预测方法及装置、处理器。所述分支预测方法包括:在取指的同时,以指令地址中的j位地址数据索引其历史模式,获得对应的k位历史模式数据;将指令的j位地址数据中的i位地址数据和k位历史模式数据进行异或运算获得n位运算结果;以n位运算结果索引所述指令在所述历史模式下的历史信息;以索引获得的历史信息数据对所述指令的下一个取指地址进行预测。所述分支预测方法及装置、处理器解决例如GAs、Gshare实现对不依赖统一历史模式而只依赖自身历史模式的情况预测不准的问题,也无需如GAs、PAs实现需要庞大的饱和计数器阵列来保存历史信息,节省了硬件开销及访问延时。

    PCIe测试平台
    499.
    发明公开

    公开(公告)号:CN102043748A

    公开(公告)日:2011-05-04

    申请号:CN200910196996.7

    申请日:2009-10-13

    Abstract: 本发明提供了一种PCIe测试平台,包括:第一主机;第二主机;测试板,所述测试板包括位于所述测试板上的PCIe插座,与PCIe插座相连的PCIe交换单元,与PCIe交换单元相连的PCIe插槽和PCIe连接器,所述测试板上的PCIe插座和第一主机以及第二主机相连。本发明可以连接更多的待检测设备,因此可以实现同时对更多的待检测设备进行检测,提高了测试平台的利用率,并且可以实现远距离的测试。

    支持双模式的消息引擎及消息传输方法

    公开(公告)号:CN102035791A

    公开(公告)日:2011-04-27

    申请号:CN200910057962.X

    申请日:2009-09-28

    Abstract: 一种消息传输方法及装置、消息发送及接收装置。所述消息传输方法包括:基于消息发送/接收模式分别配置消息传输的源节点、目标节点的通信协议;当消息传输的源节点和消息传输网络的通信协议不相同时,将消息拆包解析,以消息传输网络对应的通信协议格式重新组包后发送至消息传输网络;当消息传输的消息传输网络和目标节点的通信协议不相同时,将消息拆包解析,以消息传输的目标节点对应的通信协议格式重新组包后发送至目标节点。所述消息传输方法及装置、消息发送及接收装置支持自定义协议和例如PCI-X等标准协议,使得不同通信协议的节点均可通过统一的定制网络进行高效通信,提高了通信功能集成度,缩减了研发及使用成本。

Patent Agency Ranking