用于具有多个处理器核心的处理器系统的同步器

    公开(公告)号:CN102880585A

    公开(公告)日:2013-01-16

    申请号:CN201210370444.5

    申请日:2012-09-28

    Abstract: 一种用于具有多个处理器核心的处理器系统的同步器包括:同步向量表、同步处理部件、断连分析处理部件、以及死锁检查部件。同步向量表由多个条目组成,分别用于接收并对应保存来自多个处理器核心的当前待同步位图请求信息。同步处理部件用于通过查询同步向量表来对同步向量表中的情况进行分析和处理,从而在待同步处理器核心均符合同步要求时向处理器核心返回同步完成信号。断连分析处理部件用于接收降级指示信号,并且根据降级指示信号将同步器设置为降级同步模式或者非降级同步模式;断连分析处理部件用于接收断连位信号,根据断连位信号更改同步向量表,从而实现在位处理器核心与降级断连处理器核心的同步功能。

    多路受控电压源的直流压降仿真方法

    公开(公告)号:CN102880216A

    公开(公告)日:2013-01-16

    申请号:CN201210372475.4

    申请日:2012-09-28

    Abstract: 本发明提供了一种多路受控电压源的直流压降仿真方法。使用多个理想电流源代替多路受控电压源的多个电源模块,使用不带内阻的理想电压源代替负载芯片,由此进行电源完整性仿真,以得到负载芯片到各电源模块供电路径的直流压降。将供电路径直流压降、电源模块内阻压降与相应负载芯片位置的固定电压相加,以得出该电源模块的输出电压值。使用单个理想电流源代替负载芯片,按照多路受控电压源的各路电源模块所分担的输出电流的总和来设置所述单个理想电流源的总输出电流值,并且使用多个带内阻的理想电压源代替多路受控电压源的多个电源模块,由此进行电源完整性仿真,以得到负载芯片到各电源模块的直流压降,从而得到各电源模块的输出电流。

    封装芯片金相制样方法以及金相样品模具

    公开(公告)号:CN102879246A

    公开(公告)日:2013-01-16

    申请号:CN201210372404.4

    申请日:2012-09-28

    Abstract: 本发明提供了一种封装芯片金相制样方法以及金相样品模具。将第一塑料膜按照封装芯片取样件的外形尺寸裁剪出模具膜片。将模具膜片卷绕成圆柱状,并利用粘接体粘接模具膜片所绕成的圆柱状的交接口。利用包封体将圆柱状模具膜片的一端包封。将第二塑料膜裁剪成特定尺寸的弹性塑料卷。将所述第二塑料膜的两端卷曲以形成夹持片状固体物的卷绕式的塑料平衡夹。将塑料平衡夹夹持在封装芯片的两侧边底部,并且在对塑料平衡夹与封装芯片的接触区域进行点胶固化之后将它们放入制作的制样模具内,并使之与制样模具底部的包封体粘合。根据本发明,提供一种能够实现任意尺寸的制样模具制作并能实现树脂制样的水平度与垂直度控制的封装芯片金相制样方法。

    一种基于空间坐标的集群网络自动配置及管理方法

    公开(公告)号:CN102868761A

    公开(公告)日:2013-01-09

    申请号:CN201210374987.4

    申请日:2012-09-28

    Abstract: 本发明提供了一种基于空间坐标的集群网络自动配置及管理方法。将各个节点组卡的控制接口以硬连线方式进行连接,以形成集群网络;通过采用固定编码格式的位置信息编码进行层次的网络地址配置,其中位置信息编码长度是由集群网络中的节点的系统规模及层次配置决定的。将位置信息编码分成低位数据段、中位数据段以及高位数据段;并且,利用高位数据段来指定网络地址配置方式及有效位标志;在高位数据段为特定值的情况下判断当前编码有效并使用位置信息编码进行节点网络地址配置,否则表示采用节点文件系统的网络地址配置文件进行节点网络地址配置。

    印制板CAD布局方法
    485.
    发明公开

    公开(公告)号:CN102867100A

    公开(公告)日:2013-01-09

    申请号:CN201210380056.5

    申请日:2012-10-09

    Abstract: 本发明提供了一种印制板CAD布局方法。根据本发明的印制板CAD布局方法包括:第一步骤:建立待布局印制板的板框,并加载待布局印制板的线网;第二步骤:对待布局印制板进行布局分析,以便对待布局印制板进行功能模块划分,从而将待布局印制板的布局划分成多个功能模块;第三步骤:判断多个功能模块中是否存在相同功能模块;在第三步骤的判定结果为肯定的情况下,执行第四步骤:针对所述相同功能模块建立复用模块原型,其中,所述复用模块原型在印制板实现了单个相同功能模块的布局;在第四步骤之后执行第五步骤:通过利用所述复用模块原型作为所述相同功能模块的局部布局结构,对待布局印制板进行布局。

    真空钎焊方法
    486.
    发明公开

    公开(公告)号:CN102861958A

    公开(公告)日:2013-01-09

    申请号:CN201210369488.6

    申请日:2012-09-28

    Abstract: 根据本发明的真空钎焊方法包括:第一步骤:在板面上,以与板面沟槽等距的方式围绕板面沟槽布置钎焊溢流槽;第二步骤:在板面上安放钎料;第三步骤:对钎料进行加热以执行工件与板面的焊接。所述真空钎焊方法用于铝合金板面的真空钎焊。在所述第一步骤中,在板面上,沿着每个沟槽的两侧分别等间距地布置与该沟槽线路一样的第一钎焊溢流槽以及第二钎焊溢流槽。所述第一钎焊溢流槽以及所述第二钎焊溢流槽距离所述沟槽的距离相等。所述第一钎焊溢流槽以及所述第二钎焊溢流槽距板面上的沟槽距离为5~8mm。所述第一钎焊溢流槽以及所述第二钎焊溢流槽的宽度为6~8mm。所述第一钎焊溢流槽以及所述第二钎焊溢流槽的深度为0.3mm。

    基于指令块的指令发射控制方法及装置、以及处理器

    公开(公告)号:CN102830952A

    公开(公告)日:2012-12-19

    申请号:CN201210326452.X

    申请日:2012-09-05

    Abstract: 本发明提供了一种基于指令块的指令发射控制方法及装置、以及处理器。判断处于指令准备发射状态的指令的指令类型。若判定所述处于指令准备发射状态的指令的指令类型是栏栅指令,则进一步判断发射条件;若判定还有更先执行序的指令不能发射,则使得作为栏栅指令的所述处于指令准备发射状态的指令不能发射;若判定更先执行序的指令均能发射或均已发射,则发射作为栏栅指令的所述处于指令准备发射状态的指令。如果判定所述处于指令准备发射状态的指令的指令类型是普通指令,则进一步判断发射条件;若判定还有更先执行序的栏栅指令未发射,则使得作为普通指令的所述处于指令准备发射状态的指令不能发射;若判定无更先执行序的栏栅指令未发射,则发射作为普通指令的所述处于指令准备发射状态的指令。

    DDR信号布线封装基板以及DDR信号布线封装方法

    公开(公告)号:CN102800644A

    公开(公告)日:2012-11-28

    申请号:CN201210324768.5

    申请日:2012-09-05

    Abstract: 本发明提供了一种DDR信号布线封装基板以及DDR信号布线封装方法。在芯片上对称放置多个DDR存储控制模块。在芯片之外的区域中,与多个DDR存储控制模块相对应地对称布置多个存储控制信号引脚。利用对称布置的多个DDR信号线将多个DDR存储控制模块之一分别相对应地连接至多个存储控制信号引脚之一。DDR信号布线封装基板包括依次层叠的地平面层、第一介质层、DDR信号层、第二介质层、以及DDR接口电源平面层;其中DDR接口电源平面层和地平面层同时选择作为DDR信号的参考平面层。通过对称布置的多个DDR信号过孔,将多个DDR存储控制模块之一分别相对应地连接至多个存储控制信号引脚之一。参照多个DDR信号过孔的位置相应地对称布置多个地孔。

    通信端口及其路由方法、通信模块及并行事务级模拟系统

    公开(公告)号:CN102761472A

    公开(公告)日:2012-10-31

    申请号:CN201110110820.2

    申请日:2011-04-29

    Abstract: 一种通信端口的路由方法包括:获取拓扑结构描述文件;获取通信源端的端口的名称;在所述拓扑结构描述文件中查找与所述通信源端的端口对应的通信目的端的端口的名称及通信目的端的标识;记录通信端口信息,基于所述通信端口信息为所述通信源端和通信目的端建立通信端口并配置通信通道。本发明公开的技术方案,降低了部件模型和并行事务级模拟系统之间的耦合度,提高并行事务级模拟系统的开发效率,降低对部件模型和并行事务级模拟系统维护的开销。

    多处理器系统的通信仿真方法、引擎及系统

    公开(公告)号:CN102760114A

    公开(公告)日:2012-10-31

    申请号:CN201110110825.5

    申请日:2011-04-29

    Abstract: 一种多处理器系统的通信仿真方法、引擎及系统,所述方法包括:创建多个仿真进程,每一个仿真进程对所述多处理器系统中的一个处理器进行仿真;获取所述多处理器系统中发送端处理器发出的通信消息,对所述发送端处理器的发送过程进行仿真,将所述通信消息转换为网络数据包;基于所述仿真进程之间的通信机制将所述网络数据包传输至对接收端处理器进行仿真的仿真进程;对所述接收端处理器的接收过程进行仿真,将所述网络数据包拆解为通信消息并将其传输至所述接收端处理器。本发明提高了通信仿真过程的可复用性。

Patent Agency Ranking