-
公开(公告)号:CN106533434A
公开(公告)日:2017-03-22
申请号:CN201610815119.3
申请日:2016-09-09
Applicant: 台湾积体电路制造股份有限公司
Inventor: 郭丰维 , 颜广恺 , 简骏业 , 周淳朴 , 罗伯特·波格丹·塔兹斯基
CPC classification number: H03L7/0991 , H03B5/1218 , H03L7/093 , H03L7/099 , H03L2207/06 , H03L2207/50 , H03L7/0992 , H03L7/085
Abstract: 本发明涉及一种全数字锁相回路ADPLL电路。具体的,本发明描述一种校准程序,其使用数字相位误差性能的直接测量以用于低成本个别校准全数字锁相回路ADPLL/数控振荡器DCO。数字相位误差的直接测量或数字相位误差的差用于调整所述DCO的操作点且借此减少输出信号的相位噪声。可在任何时间处执行校准从而使得例如过程、电压及温度PVT的外部因素改变可并入所述DCO的所述操作点的设定中。
-
公开(公告)号:CN103905030B
公开(公告)日:2017-08-25
申请号:CN201310071618.2
申请日:2013-03-06
Applicant: 台湾积体电路制造股份有限公司
IPC: H03K19/0175
CPC classification number: H03K3/012 , H03K3/356008 , H03K3/356043 , H03K3/3562
Abstract: 本发明涉及用于低功率应用的MCML保留触发器/锁存器以及降低MCML逻辑电路器件的动态/静态功耗的器件和方法。为了在断电模式期间保留寄存器内容,公开了MCML保留锁存器和触发器。MCML架构中的保留锁存器电路用于在断电模式期间保留关键寄存器内容,其中包括时钟树路径上的时钟缓冲器的组合逻辑被断电以降低动态/静态功耗。MCML保留触发器包括主锁存器和从锁存器,电源开关加至主锁存器以在断电模式期间使主锁存器断电。从锁存器包括下拉电路,其在断电模式期间保持有效以使从锁存器以适当的电压电平保留数据。还公开了其他器件和方法。
-
公开(公告)号:CN103729049B
公开(公告)日:2016-06-29
申请号:CN201310425245.4
申请日:2013-09-17
Applicant: 台湾积体电路制造股份有限公司
IPC: G06F1/32
CPC classification number: H03K19/0008 , G04F10/005
Abstract: 一种电压缩放电路包括第一关键路径和边沿检测单元。第一关键路径包括输入端和输出端。边沿检测单元包括第一输入端、第二输入端、计数器和时间-数字转换器(TDC)。第一关键路径的输入端与边沿检测单元的第一输入端电连接,而该关键路径的输出端与边沿检测单元的第二输入端电连接。计数器被配置成基于时钟周期测量边沿检测单元的第一输入端的起始信号的有效边沿和所述边沿检测单元的第二输入端的停止信号的有效边沿之间的持续时间。TDC被配置成测量持续时间的开始部分和结束部分。本发明还提供了电压缩放技术的方法和装置。
-
公开(公告)号:CN103729049A
公开(公告)日:2014-04-16
申请号:CN201310425245.4
申请日:2013-09-17
Applicant: 台湾积体电路制造股份有限公司
IPC: G06F1/32
CPC classification number: H03K19/0008 , G04F10/005
Abstract: 一种电压缩放电路包括第一关键路径和边沿检测单元。第一关键路径包括输入端和输出端。边沿检测单元包括第一输入端、第二输入端、计数器和时间-数字转换器(TDC)。第一关键路径的输入端与边沿检测单元的第一输入端电连接,而该关键路径的输出端与边沿检测单元的第二输入端电连接。计数器被配置成基于时钟周期测量边沿检测单元的第一输入端的起始信号的有效边沿和所述边沿检测单元的第二输入端的停止信号的有效边沿之间的持续时间。TDC被配置成测量持续时间的开始部分和结束部分。本发明还提供了电压缩放技术的方法和装置。
-
公开(公告)号:CN103578250B
公开(公告)日:2016-09-21
申请号:CN201310042231.4
申请日:2013-02-01
Applicant: 台湾积体电路制造股份有限公司
IPC: G08C17/02 , G01R31/28 , H01L25/065
CPC classification number: G01R31/2889 , G01R31/3025 , G06F17/5068 , H01L24/16 , H01L25/0657 , H01L2224/16145 , H01L2224/16225 , H01L2225/06513 , H01L2225/06517 , H01L2225/06565 , H01L2225/06596 , H01L2924/15192 , H01L2924/15311
Abstract: 提供了一种三维集成电路(3DIC)及其无线信息获取方法。所提出的3DIC包括半导体结构和形成在所述半导体结构上的无线电源器件(WPD),该无线电源器件用于无线接收用于运行从由探测所述半导体结构、测试所述半导体结构以及从所述半导体结构中获取第一信息所组成的组中所选择的功能的电力。
-
公开(公告)号:CN103905030A
公开(公告)日:2014-07-02
申请号:CN201310071618.2
申请日:2013-03-06
Applicant: 台湾积体电路制造股份有限公司
IPC: H03K19/0175
CPC classification number: H03K3/012 , H03K3/356008 , H03K3/356043 , H03K3/3562
Abstract: 本发明涉及用于低功率应用的MCML保留触发器/锁存器以及降低MCML逻辑电路器件的动态/静态功耗的器件和方法。为了在断电模式期间保留寄存器内容,公开了MCML保留锁存器和触发器。MCML架构中的保留锁存器电路用于在断电模式期间保留关键寄存器内容,其中包括时钟树路径上的时钟缓冲器的组合逻辑被断电以降低动态/静态功耗。MCML保留触发器包括主锁存器和从锁存器,电源开关加至主锁存器以在断电模式期间使主锁存器断电。从锁存器包括下拉电路,其在断电模式期间保持有效以使从锁存器以适当的电压电平保留数据。还公开了其他器件和方法。
-
公开(公告)号:CN103578250A
公开(公告)日:2014-02-12
申请号:CN201310042231.4
申请日:2013-02-01
Applicant: 台湾积体电路制造股份有限公司
IPC: G08C17/02 , G01R31/28 , H01L25/065
CPC classification number: G01R31/2889 , G01R31/3025 , G06F17/5068 , H01L24/16 , H01L25/0657 , H01L2224/16145 , H01L2224/16225 , H01L2225/06513 , H01L2225/06517 , H01L2225/06565 , H01L2225/06596 , H01L2924/15192 , H01L2924/15311
Abstract: 提供了一种三维集成电路(3DIC)及其无线信息获取方法。所提出的3DIC包括半导体结构和形成在所述半导体结构上的无线电源器件(WPD),该无线电源器件用于无线接收用于运行从由探测所述半导体结构、测试所述半导体结构以及从所述半导体结构中获取第一信息所组成的组中所选择的功能的电力。
-
-
-
-
-
-