-
公开(公告)号:CN104935345B
公开(公告)日:2018-08-07
申请号:CN201410267704.5
申请日:2014-06-16
Applicant: 台湾积体电路制造股份有限公司
IPC: H03M1/50
CPC classification number: G04F10/005
Abstract: 根据本发明所述的各个实施例,提供了种器件,该器件包括控制电路、时间数字转换器电路、和选通电路;其中,时间数字转换器电路具有连接至控制电路的第输入端的第输出端;选通电路具有连接至第信号的第输入端、连接至第二信号的第二输入端和连接至时间数字转换器电路的第输入端的输出端,其中,控制电路的输出端连接至时间数字转换器电路的第二输入端和选通电路的第三输入端。
-
公开(公告)号:CN101577617B
公开(公告)日:2012-07-18
申请号:CN200910126306.0
申请日:2009-02-26
Applicant: 台湾积体电路制造股份有限公司
Inventor: 简骏业
CPC classification number: H04L7/0004 , H03L7/0814 , H03L7/087 , H03L7/089 , H03L7/10 , H04L7/0025 , H04L7/0337
Abstract: 一种时钟数据恢复系统,包括鉴相器、相位插值器、初始鉴相器和初始相位解码器。所述鉴相器接收输入数据流和插值时钟信号,并输出表示所述输入数据流和所述插值时钟信号之间的时序关系的早/晚值。所述相位插值器接收所述早/晚信号和至少一个参考时钟信号,并根据所述早/晚值和所述至少一个参考时钟信号生成插值时钟信号。所述初始鉴相器接收所述输入数据流,并输出表示所述输入数据流的相位的第一数据。所述初始相位解码器接收所述表示所述输入数据流的相位的数据,并根据所述表示所述输入数据流的相位的数据从多个时钟信号中选择至少一个参考时钟信号。
-
公开(公告)号:CN102403043A
公开(公告)日:2012-04-04
申请号:CN201110076767.9
申请日:2011-03-25
Applicant: 台湾积体电路制造股份有限公司
IPC: G11C29/12
Abstract: 本发明提供一种检测位错误率的电路与系统以及检测抖动容忍度的方法。检测位错误率的电路包含抖动调变电路、多相位时脉产生器以及相位选择区块。检测位错误率的系统包含传送器、接收器、数据比较器以及抖动调变器电路。在检测抖动容忍度的方法中,首先产生具有不同相位差的多个信号。接着,根据由有限状态机所给定的选择信号来从这些信号中选择出调变时脉信号。然后,透过数据闩锁器来传输数据信号,以修正一数据信号来产生一调变数据信号,其中该数据闩锁器是以调变时脉信号来对该数据信号计时。接着,比较调变数据信号和数据信号。
-
公开(公告)号:CN102647176B
公开(公告)日:2015-10-21
申请号:CN201210020309.8
申请日:2012-01-19
Applicant: 台湾积体电路制造股份有限公司
IPC: H03K19/003
CPC classification number: H03K19/018521 , H03K17/102
Abstract: 具有电源线,控制开关,至少一个保护器件和至少一个电压箝位器件的输出驱动器。输出线和至少一个电压箝位器件。控制开关设置在至少一个保护器件和电源线之间。该至少一个保护器件以串联排布设置在输出线和控制开关之间。该至少一个电压箝位器件跨在对应的保护器件设置,该至少一个电压箝位器件用于将跨在保护器件的电压箝位在预定阈值电压以下。
-
公开(公告)号:CN101577617A
公开(公告)日:2009-11-11
申请号:CN200910126306.0
申请日:2009-02-26
Applicant: 台湾积体电路制造股份有限公司
Inventor: 简骏业
CPC classification number: H04L7/0004 , H03L7/0814 , H03L7/087 , H03L7/089 , H03L7/10 , H04L7/0025 , H04L7/0337
Abstract: 一种时钟数据恢复系统,包括鉴相器、相位插值器、初始鉴相器和初始相位解码器。所述鉴相器接收输入数据流和插值时钟信号,并输出表示所述输入数据流和所述插值时钟信号之间的时序关系的早/晚值。所述相位插值器接收所述早/晚信号和至少一个参考时钟信号,并根据所述早/晚值和所述至少一个参考时钟信号生成插值时钟信号。所述初始鉴相器接收所述输入数据流,并输出表示所述输入数据流的相位的第一数据。所述初始相位解码器接收所述表示所述输入数据流的相位的数据,并根据所述表示所述输入数据流的相位的数据从多个时钟信号中选择至少一个参考时钟信号。
-
公开(公告)号:CN102403043B
公开(公告)日:2014-06-18
申请号:CN201110076767.9
申请日:2011-03-25
Applicant: 台湾积体电路制造股份有限公司
Abstract: 本发明提供一种检测位错误率的电路与系统以及检测抖动容忍度的方法。检测位错误率的电路包含抖动调变电路、多相位时脉产生器以及相位选择区块。检测位错误率的系统包含传送器、接收器、数据比较器以及抖动调变器电路。在检测抖动容忍度的方法中,首先产生具有不同相位差的多个信号。接着,根据由有限状态机所给定的选择信号来从这些信号中选择出调变时脉信号。然后,透过数据闩锁器来传输数据信号,以修正一数据信号来产生一调变数据信号,其中该数据闩锁器是以调变时脉信号来对该数据信号计时。接着,比较调变数据信号和数据信号。
-
公开(公告)号:CN101729234B
公开(公告)日:2013-07-24
申请号:CN200910129323.X
申请日:2009-03-20
Applicant: 台湾积体电路制造股份有限公司
Inventor: 简骏业
CPC classification number: H04L7/0025 , H03L7/0807 , H03L7/0814 , H03L7/089 , H03L7/093
Abstract: 本发明是有关于一种相位内插控制器,适用于时钟与数据恢复电路中,以接收第一信号与第二信号的相位关系的指示。上述相位内插控制器包含多个双向移位寄存器,彼此串列耦合,其中当相位内插控制器所接收到指示显示第一信号在相位上领先第二信号,则多个串列耦合的双向移位寄存器将往其中一方向移动;当相位内插控制器所接收的指示显示第一信号在相位上落后第二信号,则多个串列耦合的双向移位寄存器将往另一方向移动。
-
公开(公告)号:CN101729234A
公开(公告)日:2010-06-09
申请号:CN200910129323.X
申请日:2009-03-20
Applicant: 台湾积体电路制造股份有限公司
Inventor: 简骏业
CPC classification number: H04L7/0025 , H03L7/0807 , H03L7/0814 , H03L7/089 , H03L7/093
Abstract: 本发明是有关于一种相位内插控制器,适用于时钟与数据恢复电路中,以接收第一信号与第二信号的相位关系的指示。上述相位内插控制器包含多个双向移位寄存器,彼此串列耦合,其中当相位内插控制器所接收到指示显示第一信号在相位上领先第二信号,则多个串列耦合的双向移位寄存器将往其中一方向移动;当相位内插控制器所接收的指示显示第一信号在相位上落后第二信号,则多个串列耦合的双向移位寄存器将往另一方向移动。
-
公开(公告)号:CN106533434A
公开(公告)日:2017-03-22
申请号:CN201610815119.3
申请日:2016-09-09
Applicant: 台湾积体电路制造股份有限公司
Inventor: 郭丰维 , 颜广恺 , 简骏业 , 周淳朴 , 罗伯特·波格丹·塔兹斯基
CPC classification number: H03L7/0991 , H03B5/1218 , H03L7/093 , H03L7/099 , H03L2207/06 , H03L2207/50 , H03L7/0992 , H03L7/085
Abstract: 本发明涉及一种全数字锁相回路ADPLL电路。具体的,本发明描述一种校准程序,其使用数字相位误差性能的直接测量以用于低成本个别校准全数字锁相回路ADPLL/数控振荡器DCO。数字相位误差的直接测量或数字相位误差的差用于调整所述DCO的操作点且借此减少输出信号的相位噪声。可在任何时间处执行校准从而使得例如过程、电压及温度PVT的外部因素改变可并入所述DCO的所述操作点的设定中。
-
公开(公告)号:CN104935345A
公开(公告)日:2015-09-23
申请号:CN201410267704.5
申请日:2014-06-16
Applicant: 台湾积体电路制造股份有限公司
IPC: H03M1/50
CPC classification number: G04F10/005
Abstract: 根据本发明所述的各个实施例,提供了一种器件,该器件包括控制电路、时间数字转换器电路、和选通电路;其中,时间数字转换器电路具有连接至控制电路的第一输入端的第一输出端;选通电路具有连接至第一信号的第一输入端、连接至第二信号的第二输入端和连接至时间数字转换器电路的第一输入端的输出端,其中,控制电路的输出端连接至时间数字转换器电路的第二输入端和选通电路的第三输入端。
-
-
-
-
-
-
-
-
-