-
公开(公告)号:CN107147395B
公开(公告)日:2019-12-20
申请号:CN201710283876.5
申请日:2017-04-26
Applicant: 西安空间无线电技术研究所
Abstract: 本发明公开了一种基于双环频率综合的正交调制器输出DAC同步电路,包括I路频率综合器、Q路频率综合器、I路DAC、Q路DAC和可变延时模块,I路频率综合器产生I路DAC所需的采样时钟,I路DAC对I路DAC采样时钟进行1/N分频处理,一路发送至正交调制器的I路、Q路,使正交调制器I路、Q路数据按照I路分频时钟同步处理和输出,另一路经相位延迟后,输出给Q路频率综合器;Q路频率综合器以I路分频时钟作为参考信号,将其与Q路DAC输出的Q路分频时钟进行鉴相、低通滤波和N倍频,产生Q路DAC采样时钟。本发明解决星载高可靠调制器I/Q路高速DAC输出数据不同步的问题。
-
公开(公告)号:CN109067685A
公开(公告)日:2018-12-21
申请号:CN201810805071.7
申请日:2018-07-20
Applicant: 西安空间无线电技术研究所
Abstract: 本发明提供了一种QPSK调制器,属于电子通信技术领域。调制器包括1/4电桥、第一BPSK调制电路、第二BPSK调制电路、0°功率合成器.其中:1/4电桥,将外部输入的载波信号分成相互正交的两路载波信号,并将该两路正交载波信号分别传输至第一BPSK调制电路和第二BPSK调制电路;第一BPSK调制电路和第二BPSK调制电路,根据载波信号调制外部输入的数据,形成两路BPSK调制信号输出至0°功率合成器;0°功率合成器,将2路BPSK调制信号合成一路输出。本发明具有良好的幅相特性和匹配特性。
-
-
公开(公告)号:CN112241381A
公开(公告)日:2021-01-19
申请号:CN202010897675.6
申请日:2020-08-31
Applicant: 西安空间无线电技术研究所
IPC: G06F13/22
Abstract: 本发明公开了一种基于空闲时隙准实时刷新的星载接口系统,包括:写指针控制及数据输入模块、第一FIFO、第二FIFO、读指针控制及数据输出模块和空闲时隙刷新控制模块;写指针控制及数据输入模块,用于从第一FIFO开始,将第一FIFO和第二FIFO的写使能信号交替设置为周期高电平;根据两个FIFO的写使能信号的有效性进行输入数据的写入;读指针控制及数据输出模块,用于从第一FIFO开始,将第一FIFO和第二FIFO的读使能信号交替设置为高电平;根据两个FIFO的读使能信号的有效性进行输出数据的读取;空闲时隙刷新控制模块,用于在第一FIFO和第二FIFO没有读写操作时进行复位。本发明可在保证数据流不中断的前提下,实现对缓存的准实时刷新,从而提高数据接收的可靠性和安全性,增强了数据接口对空间环境的适应性,提高了系统对异常情况的自主响应能力。
-
公开(公告)号:CN107147395A
公开(公告)日:2017-09-08
申请号:CN201710283876.5
申请日:2017-04-26
Applicant: 西安空间无线电技术研究所
Abstract: 本发明公开了一种基于双环频率综合的正交调制器输出DAC同步电路,包括I路频率综合器、Q路频率综合器、I路DAC、Q路DAC和可变延时模块,I路频率综合器产生I路DAC所需的采样时钟,I路DAC对I路DAC采样时钟进行1/N分频处理,一路发送至正交调制器的I路、Q路,使正交调制器I路、Q路数据按照I路分频时钟同步处理和输出,另一路经相位延迟后,输出给Q路频率综合器;Q路频率综合器以I路分频时钟作为参考信号,将其与Q路DAC输出的Q路分频时钟进行鉴相、低通滤波和N倍频,产生Q路DAC采样时钟。本发明解决星载高可靠调制器I/Q路高速DAC输出数据不同步的问题。
-
公开(公告)号:CN103051310B
公开(公告)日:2015-07-08
申请号:CN201210264451.7
申请日:2012-07-27
Applicant: 西安空间无线电技术研究所
IPC: H03K17/22
Abstract: 一种用于星载高速调制器编码FPGA中的DCM自动复位方法,(1)使用DCM模块的输入时钟clkin产生主计数器count,计数范围从0到T,count受到clkin的触发进行循环;(2)在count=0的时刻,使用DCM模块的输入时钟clkin产生时钟判读计数器count_test,并在count=0的时候对count_test进行清0,同时将复位信号rst置为0;(3)主计数器count从1开始计数至t1,利用输入时钟clkin信号对倍频输出时钟信号clkout的频率进行判读;(4)在count=t1+1时刻,当count_test>MAX,或者count_test<MIN,或者DCM锁定标志为低时,则表明DCM模块失锁,置复位信号rst=1,反之rst=0;(5)count=t1+2至t2时刻,复位信号rst保持;(6)count=t2+1至T时刻,复位信号rst=0。
-
公开(公告)号:CN102891653B
公开(公告)日:2015-04-22
申请号:CN201210315137.7
申请日:2012-08-30
Applicant: 西安空间无线电技术研究所
Abstract: 本发明公开了一种用于解调译码器仿真的白噪声产生方法,包括以下步骤:(1)根据仿真目标信噪比和信号功率确定白噪声功率;(2)根据白噪声功率通过确定PN码路数;(3)根据步骤(2)确定的PN码路数确定PN码的码长LPN;(4)根据步骤(2)确定的PN码路数和步骤(3)确定的PN码的码长构造白噪声;(5)利用步骤(4)产生的白噪声进行解调译码器信噪比的仿真。采用本发明实现了对解调译码器仿真中白噪声的生成,进一步的可利用产生的白噪声进行解调译码器的误码率仿真。
-
公开(公告)号:CN119316859A
公开(公告)日:2025-01-14
申请号:CN202411167221.8
申请日:2024-08-23
Applicant: 西安空间无线电技术研究所
IPC: H04W24/02 , H04B1/7163
Abstract: 一种适用于超宽带通道的幅度特性二维校正方法,包括:S1、根据通道工作频带参数及瞬时工作带宽参数,对建立标校矩阵采集数据所需中心频点进行计算,生成中心频点序列FRE11*N,并对有效频带宽度进行设定;S2、控制通道工作于已设定的中心频点序列FRE1,对每个中心频点的数据进行采集、频谱特性计算和平滑,直到全部中心频点处理完毕,生成补偿矩阵C;S3、根据需要补偿的通道中心频点和带宽,计算各补偿频点值;随后根据各补偿频点值计算插值系数,基于补偿矩阵完成二维补偿系数计算,生成各补偿频点对应的频谱校正值JZ_COEm;S4、根据步骤S3输出结果,将待校频谱与频谱校正值相加,完成最终的频谱校正。
-
公开(公告)号:CN118573263A
公开(公告)日:2024-08-30
申请号:CN202410587680.5
申请日:2024-05-13
Applicant: 西安空间无线电技术研究所
IPC: H04B7/185
Abstract: 本申请涉及一种中继通信信道非线性预失真补偿方法,在中继终端基带部分增加一个非线性部分来补偿中继终端发射功放和中继星转发器的非线性,以减小系统非线性带来的带内失真和邻道干扰,其中非线性部分参数通过由中继终端卫星发射‑中继卫星转发‑中继终端卫星解调接收形成的闭环训练获取。本申请可同时补偿中继终端发射功放和中继星转发器的非线性带来的不利影响,在中继终端‑中继卫星‑地面站组成的卫星通信系统中应用具有明显优势。
-
公开(公告)号:CN115396006B
公开(公告)日:2024-02-09
申请号:CN202210901093.X
申请日:2022-07-28
Applicant: 西安空间无线电技术研究所
IPC: H04B7/185 , H04B10/118
Abstract: 本发明公开了一种激光微波混合星间链路系统,包括:同轨激光链路、异轨激光链路、毫米波星间链路、Ka星间链路和激光微波一体化处理机;其中,激光微波一体化处理机:接收同轨激光链路信息、异轨激光链路信息、毫米波星间链路数据和Ka星间链路数据;对同轨激光链路信息、异轨激光链路信息、毫米波星间链路数据和Ka星间链路数据进行数据处理后分别得到第一光载波、第二光载波、第一S频段中频信号和第二S频段中频信号,将第一光载波传输给同轨激光链路,将第二光载波传输给异轨激光链路,将第一S频段中频信号传输给毫米波星间链路,将第二S频段中频信号传输给Ka星间链路。本发明实现了卫星之间激光高速数据传输和微波高可靠传输。
-
-
-
-
-
-
-
-
-