-
公开(公告)号:CN119276407A
公开(公告)日:2025-01-07
申请号:CN202411286051.5
申请日:2024-09-13
Applicant: 西安空间无线电技术研究所
IPC: H04J3/06
Abstract: 本发明涉及一种适用于高速数传调制的自适应DAC同步装置和方法,该方法通过固定其中一片DAC芯片的SYNC信号的相位,遍历调整另一片DAC芯片的SYNC信号的相位,同时对DAC芯片的输出时钟相位进行鉴相,找出使两片DAC芯片输出时钟同步时SYNC信号之间的相位差,按照该相位差输出两片DAC芯片的SYNC信号,从而实现两片DAC芯片的采样时钟同步。
-
公开(公告)号:CN113708764B
公开(公告)日:2023-12-12
申请号:CN202110871509.3
申请日:2021-07-30
Applicant: 西安空间无线电技术研究所
IPC: H03M1/12
Abstract: 本发明公开了一种基于FPGA的多片高速DAC同步系统,包括:同步检测模块,用于对若干片高速DAC器件进行同步性检测,根据同步性检测结果,生成并输出复位使能信号;以及,生成并输出相位调整信号;DAC复位模块,用于复位信号RST的产生与相位调整;数据相位调整模块,用于根据相位调整信号对各高速DAC器件的输入数据进行相位调整;采样时钟产生模块,用于产生各高速DAC器件的采样时钟和FPGA的数据时钟;高速DAC器件,用于在相位调整后的复位信号的驱动下进行复位;以及,在采样时钟控制下,对相位调整后的输入数据进行数模转换后输出。本发明实现了多片高速DAC器件的快速同步,实时保证高速DAC器件对输入数据的正确采样。
-
公开(公告)号:CN115396006A
公开(公告)日:2022-11-25
申请号:CN202210901093.X
申请日:2022-07-28
Applicant: 西安空间无线电技术研究所
IPC: H04B7/185 , H04B10/118
Abstract: 本发明公开了一种激光微波混合星间链路系统,包括:同轨激光链路、异轨激光链路、毫米波星间链路、Ka星间链路和激光微波一体化处理机;其中,激光微波一体化处理机:接收同轨激光链路信息、异轨激光链路信息、毫米波星间链路数据和Ka星间链路数据;对同轨激光链路信息、异轨激光链路信息、毫米波星间链路数据和Ka星间链路数据进行数据处理后分别得到第一光载波、第二光载波、第一S频段中频信号和第二S频段中频信号,将第一光载波传输给同轨激光链路,将第二光载波传输给异轨激光链路,将第一S频段中频信号传输给毫米波星间链路,将第二S频段中频信号传输给Ka星间链路。本发明实现了卫星之间激光高速数据传输和微波高可靠传输。
-
公开(公告)号:CN119383045A
公开(公告)日:2025-01-28
申请号:CN202411477948.6
申请日:2024-10-22
Applicant: 西安空间无线电技术研究所
IPC: H04L27/227 , H04L27/233 , H04L27/26 , H04L27/00
Abstract: 本发明公开一种非合作条件下的OQPSK信号解调与码速率估计方法:对OQPSK信号对应的IQ采样数据序列进行频偏估计,消除剩余频率分量,并输出频偏估计结果;基于频偏估计结果,对IQ采样数据进行相位调整和对齐;设定傅里叶变换长度及滤波器长度,对信号码速率粗估计,输出码速率粗估计结果;基于输出码速率粗估计结果,从IQ采样数据的起始位置选取数据作为解调起始序列,根据熵特征最小准则对起始序列调整,输出起始解调结果及对应码速率精估计结果;对剩余IQ采样数据分段,依次对每段进行解调,输出每段解调结果及对应码速率精估计结果。该方法对频偏及符号速率估计误差跟踪和消除,减小解调损失,实现解调和参估一体化设计。
-
公开(公告)号:CN118655519A
公开(公告)日:2024-09-17
申请号:CN202410699748.9
申请日:2024-05-31
Applicant: 西安空间无线电技术研究所
Abstract: 本发明提供了一种适用于任意三维干涉仪阵列的测向定位方法:计算基线扩展值;根据基线扩展值对PDW中所包含的相位差序列进行扩展,获取所有可能的模糊相位,结合天线坐标计算各PDW所对应的全模糊角度组合并完成角度组合筛选;设定处理基准时刻,计算基准天轨转移矩阵与各PDW对应的转移矩阵、指向矢量及地面交点,对全模糊角度进行转换,获取转换后角度;对变换后测角组合进行网格投影和聚类,通过聚类幅度值大小选出真实测角值,并更新聚类结果;根据基准星历及姿态,将真实测角值转换为WGS84坐标系下的辐射源真实地理位置,完成测向定位。本发明实现了不依赖特定阵型排布和平台运动特性的相位解模糊和真实测角值计算。
-
公开(公告)号:CN117856865A
公开(公告)日:2024-04-09
申请号:CN202311798788.0
申请日:2023-12-25
Applicant: 西安空间无线电技术研究所
IPC: H04B7/185 , H04L1/00 , G06F30/337
Abstract: 本发明提供了一种适用于星载ASIC芯片开发的LDPC T1码编码资源优化方法,该中继终端星载ASIC芯片的LDPC T1码编码资源优化方法,包括:RAM读写控制模块、RAM调用模块、组帧模块、数据接收模块。RAM用于对接收模块处理后的待编码数据进行存储;RAM读写控制模块根据LDPC T1码指定码长和指定信息序列长度的编码需求产生对RAM的读写地址及读写使能信号;RAM调用模块根据目前状态对例化RAM进行调用,RAM大小为64b,输入输出数据位宽均为1位;组帧模块对RAM输出后的数据进行格式编排;针对以上RAM大小和数量,ASIC设计时采用底层寄存器搭建RAM的方式。
-
公开(公告)号:CN117131442A
公开(公告)日:2023-11-28
申请号:CN202310929136.X
申请日:2023-07-26
Applicant: 西安空间无线电技术研究所
IPC: G06F18/2431 , G06F18/25 , G06F18/10 , G06F123/02
Abstract: 一种基于FPGA的星载实时雷达信号脉内调制识别方法,主要包括对原始采样数据进行数字信道化预处理、快速傅里叶变换(FFT)运算、频谱分析、脉冲信号下变频、提取基带信号特征、二叉树分类等步骤,其中基带信号特征包括脉宽、带宽、有效带宽/带宽比、相位极值统计量、相位极值统计量比值、频率极差、频率滑变速率。本发明在对原始数据进行处理时增加了32信道的数字信道化预处理,使待处理信号的信噪比提高了15db,增强了识别特征的有效性;通过频率滑变速率和频率极差这两种特征,可有效区分线性调频、非线性调频信号,增加了系统的识别信号类型。
-
公开(公告)号:CN116961722A
公开(公告)日:2023-10-27
申请号:CN202310640252.X
申请日:2023-05-31
Applicant: 西安空间无线电技术研究所
Abstract: 本发明公开了一种星载对地和星间传输频率可控的Ka频段微波直接调制装置:供电遥控遥测单元用于控制开关机、提供二次电及产生遥测信号;晶振参考单元用于产生晶振参考信号;载波产生单元用于产生可控频率的Ka频段载波信号;功分匹配单元用于将载波信号功分两路送入两个射频通道单元;基带处理单元用于输出模拟基带信号给第一射频通道单元和第二射频通道单元;射频通道单元和第二射频通道单元用于实现宽温度范围内功率的稳定输出。本发明实现了多种调制速率及载波频率可设置,多种载波直调方式灵活配置,降低了低轨卫星多个通道独立实现对地和星间传输时带来的多设备布局、安装及布线连接等方面负担,以及重量和功耗方面的消耗。
-
公开(公告)号:CN116318340A
公开(公告)日:2023-06-23
申请号:CN202310154263.7
申请日:2023-02-22
Applicant: 西安空间无线电技术研究所
IPC: H04B7/185 , H04L49/111 , H04L49/901 , G06F5/06 , G06F12/0866
Abstract: 本申请涉及一种基于请求链路的星载多通道多速率高速数据接口系统,包括:第一级FIFO缓存,多个第二级FIFO缓存,第一级FIFO缓存通过时分的方式向多个第二级FIFO缓存传输数据,每个时隙对应一个第二级FIFO缓存,每个时隙内根据各个第二级FIFO缓存的将满状态确定是否向各个第二级FIFO缓存写数。本申请在请求链路下,使用两级FIFO缓存进行数据缓存,通过状态检测模块分时检测各个第二级FIFO缓存将满标志的方式,实现对单通道输入数据进行通道转发、基带处理、数模转换等功能,提升了星载数传系统的集成度。
-
公开(公告)号:CN113708764A
公开(公告)日:2021-11-26
申请号:CN202110871509.3
申请日:2021-07-30
Applicant: 西安空间无线电技术研究所
IPC: H03M1/12
Abstract: 本发明公开了一种基于FPGA的多片高速DAC同步系统,包括:同步检测模块,用于对若干片高速DAC器件进行同步性检测,根据同步性检测结果,生成并输出复位使能信号;以及,生成并输出相位调整信号;DAC复位模块,用于复位信号RST的产生与相位调整;数据相位调整模块,用于根据相位调整信号对各高速DAC器件的输入数据进行相位调整;采样时钟产生模块,用于产生各高速DAC器件的采样时钟和FPGA的数据时钟;高速DAC器件,用于在相位调整后的复位信号的驱动下进行复位;以及,在采样时钟控制下,对相位调整后的输入数据进行数模转换后输出。本发明实现了多片高速DAC器件的快速同步,实时保证高速DAC器件对输入数据的正确采样。
-
-
-
-
-
-
-
-
-