一种基于结构化分解的复合调制信号识别方法

    公开(公告)号:CN118861513A

    公开(公告)日:2024-10-29

    申请号:CN202410860276.0

    申请日:2024-06-28

    Abstract: 本发明涉及一种基于结构化分解的复合调制信号识别方法,包括:计算信号相位差分序列;以M为窗长,以K为步进,滑动截取相位差分序列并将其作为矩阵的列,构建相位差分矩阵D∈RM×L;构建优化目标函数,对相位差分矩阵进行结构化分解,得到结构化分解的稀疏分量、低秩分量、噪声分量,利用结构化分解结果,将相位差分矩阵的低秩分量和稀疏分量作为卷积神经网络的输入,对卷积神经网络进行训练,并利用训练好的网络对测试样本进行识别,输出类别标签。本发明不仅能适用于常规调制类型,对复合调制信号类型识别性能有显著的提升,为雷达电子侦察复杂调制信号稳健识别提供了一种有效手段。

    一种基于FPGA的多片高速DAC同步系统

    公开(公告)号:CN113708764B

    公开(公告)日:2023-12-12

    申请号:CN202110871509.3

    申请日:2021-07-30

    Abstract: 本发明公开了一种基于FPGA的多片高速DAC同步系统,包括:同步检测模块,用于对若干片高速DAC器件进行同步性检测,根据同步性检测结果,生成并输出复位使能信号;以及,生成并输出相位调整信号;DAC复位模块,用于复位信号RST的产生与相位调整;数据相位调整模块,用于根据相位调整信号对各高速DAC器件的输入数据进行相位调整;采样时钟产生模块,用于产生各高速DAC器件的采样时钟和FPGA的数据时钟;高速DAC器件,用于在相位调整后的复位信号的驱动下进行复位;以及,在采样时钟控制下,对相位调整后的输入数据进行数模转换后输出。本发明实现了多片高速DAC器件的快速同步,实时保证高速DAC器件对输入数据的正确采样。

    一种基于残余相位误差补偿的频域均衡系统和方法

    公开(公告)号:CN115296964B

    公开(公告)日:2023-12-29

    申请号:CN202210772263.9

    申请日:2022-06-30

    Abstract: 本发明公开了一种基于残余相位误差补偿的频域均衡系统和方法,该系统包括:多路并行模块,用于输出多路并行信号Ak;变系数均衡模块,用于对信号Ak进行频域滤波处理后输出信号Yk;判决模块,用于对信号Yk进行判决后,输出距离信号Yk最近的标准星座点复数值akm;相位误差估计模块,用于计算得到残余相位误差θk;根据θk对信号Yk进行校正后输出信号Ck;第一误差计算模块,用于输出第一误差信号E1k;第二误差计算模块,用于输出第二误差信号E2k;均衡系数生成模块,用于根据误差信号对频域权系数Wk进行

    星载对地和星间传输频率可控的Ka频段微波直接调制装置

    公开(公告)号:CN116961722A

    公开(公告)日:2023-10-27

    申请号:CN202310640252.X

    申请日:2023-05-31

    Abstract: 本发明公开了一种星载对地和星间传输频率可控的Ka频段微波直接调制装置:供电遥控遥测单元用于控制开关机、提供二次电及产生遥测信号;晶振参考单元用于产生晶振参考信号;载波产生单元用于产生可控频率的Ka频段载波信号;功分匹配单元用于将载波信号功分两路送入两个射频通道单元;基带处理单元用于输出模拟基带信号给第一射频通道单元和第二射频通道单元;射频通道单元和第二射频通道单元用于实现宽温度范围内功率的稳定输出。本发明实现了多种调制速率及载波频率可设置,多种载波直调方式灵活配置,降低了低轨卫星多个通道独立实现对地和星间传输时带来的多设备布局、安装及布线连接等方面负担,以及重量和功耗方面的消耗。

    一种基于FPGA的多片高速DAC同步系统

    公开(公告)号:CN113708764A

    公开(公告)日:2021-11-26

    申请号:CN202110871509.3

    申请日:2021-07-30

    Abstract: 本发明公开了一种基于FPGA的多片高速DAC同步系统,包括:同步检测模块,用于对若干片高速DAC器件进行同步性检测,根据同步性检测结果,生成并输出复位使能信号;以及,生成并输出相位调整信号;DAC复位模块,用于复位信号RST的产生与相位调整;数据相位调整模块,用于根据相位调整信号对各高速DAC器件的输入数据进行相位调整;采样时钟产生模块,用于产生各高速DAC器件的采样时钟和FPGA的数据时钟;高速DAC器件,用于在相位调整后的复位信号的驱动下进行复位;以及,在采样时钟控制下,对相位调整后的输入数据进行数模转换后输出。本发明实现了多片高速DAC器件的快速同步,实时保证高速DAC器件对输入数据的正确采样。

    星载X频段小型化数传发射机

    公开(公告)号:CN116248135B

    公开(公告)日:2025-04-04

    申请号:CN202310146117.X

    申请日:2023-02-21

    Abstract: 本申请涉及一种星载X频段小型化数传发射机,包括:FPGA模块、高速DAC模块、X频段带通滤波器和X频段放大器;利用高速DAC输出的镜像频率产生X频段调制信号,在产生X频段调制信号时,不再需要微波调制上变频模块以及调制上变频所需的本振信号,利用DAC输出信号中的镜像频率直接产生X频段的调制信号,极大提升了系统的集成度,降低了硬件成本,在单机重量和整机集成度等方面和传统方案相比具有明显的优势。

Patent Agency Ranking