-
公开(公告)号:CN115425974B
公开(公告)日:2023-09-26
申请号:CN202211066106.2
申请日:2022-09-01
Applicant: 重庆邮电大学
IPC: H03M1/10
Abstract: 本发明请求保护一种应用于时域交织型模数转换器之中,将通道间的时钟偏差消除,解决了时域交织型模数转换器由于时钟偏差的存在降低ADC性能的问题。其中,所述方法通过将四个通道的数字输出码提取出来,按顺序排列之后,以第一个输出的数字码作为基准,将第一个通道的输出码与其他三个通道的数字码进行运算,通过若干个乘加单元,将每个通道与第一个通道的时钟偏差计算出来,利用电压与微分的关系,将由于时钟偏差产生的误差电压去除,以达到消除时钟偏差对于ADC的动态性能的影响。该校准方法无需额外参考通道,对于输入信号无特定要求,只需要一个校准周期就能将多个通道同时校准完成,控制逻辑简单,可以达到以较小的代价快速校准时钟偏差的目的。
-
公开(公告)号:CN115313864A
公开(公告)日:2022-11-08
申请号:CN202211111390.0
申请日:2022-09-13
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种应用于DC‑DC转换器模式切换中的逻辑控制电路。该电路主要包括一个逻辑控制电路、调制信号选择电路、降压核心电路、脉宽调制环路。由于DC‑DC模式切换时,误差放大器的输出会有明显的变化,因此模式切换通过VEA与V1进行比较,来产生模式选择信号CHOOSE实现。但是误差放大器的输出容易受到电路的噪声影响因此可能出现模式选择信号CHOOSE不稳定,为了解决这些问题,可以通过一些逻辑控制来改善这种情况。本发明的逻控制辑电路如下,VEA与V1进行比较来产生Q0、Q1、Q2信号,当Q0、Q1、Q2=111时模式选择信号CHOOSE=1,或者Q0、Q1、Q2=000时模式选择信号CHOOSE=0,才会进行模式切换,Q0、Q1、Q2为其余状态(001~110)时,模式选择信号CHOOSE信号均保持前一刻的状态。
-
公开(公告)号:CN117097140A
公开(公告)日:2023-11-21
申请号:CN202310906094.8
申请日:2023-07-21
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种用于降压变换器的软启动及软恢复电路,主要由软启动及软恢复模块,运算放大器EA1,运算放大器EA1,比较器COMP1,比较器COMP2,比较器COMP3,RS触发器,非交叠时钟组成。其中,PMOS器件MP1~3接成电流镜结构,其电流比例为1:K1:K2,路径1对电容C1进行恒流充电,路径2为一个快速充电调节模块,路径3为箝位电路,软启动电压VSS通过运算放大器EA1与反馈电压VFB箝位。一旦检测到反馈电压VFB低于参考电压VREF1(VREF
-
公开(公告)号:CN116208147A
公开(公告)日:2023-06-02
申请号:CN202211573290.X
申请日:2022-12-08
Applicant: 重庆邮电大学 , 中国电子科技集团公司第二十四研究所
Abstract: 本发明请求保护一种高无杂散动态范围的分段式R‑2R倒梯形电阻网络,该电路通过将R‑2R倒梯形电阻网络进行分段处理,并对高位段电阻网络进行无交叠旋转选择处理来提高电路的无杂散动态范围(Spurious‑free Dynamic Range,SFDR)。电路主要包括:温度计译码器,用于将高4位二进制码转码为15级温度计码;累加器,用于对高4位二进制码进行累加,产生对数移位器所需要的移位控制信号(也叫指针);对数移位器,用于根据累加器输入的移位控制信号和输入的温度计码进行移位操作;电平保持电路,用来补偿数移位器进行移位操作时所损失的电平;锁存器,用于将低12位和高4位的信号进行时域对齐;分段式R‑2R倒梯形电阻网络,用于接收锁存器的数字信号,然后对数字信号进行解码。
-
公开(公告)号:CN116707307A
公开(公告)日:2023-09-05
申请号:CN202310763858.2
申请日:2023-06-26
Applicant: 重庆邮电大学
IPC: H02M3/158
Abstract: 本发明请求保护一种用于DC‑DC不连续导通模式的逐次逼近控制电路,主要包括逐次逼近控制模块、环路控制核心电路、非交叠时钟、RS触发器、DCM/CCM模式选择、上升沿检测电路、数据选择器、锁相环。其中,环路控制核心电路保证了整个DC‑DC电路的正常工作;锁相环会让DC‑DC处于连续导通模式(CCM)时,工作频率FSW保持稳定,此时VCTRL=VA;当DC‑DC处于不连续导通模式(DCM)时,逐次逼近控制模块会找到一个接近锁相环的输出电压VA作为电压控制核心电路的输入信号VCTRL,此时VCTRL=VB。非交叠时钟防止H_side MOS和L_side MOS同时导通,造成损耗;连续导通模式(CCM)/不连续导通模式(DCM)模式选择器的输出信号VG用于判断电路的工作模式。上升沿检测电路检测VG的上升沿,输出信号VRST会对逐次逼近控制模块进行复位操作。
-
公开(公告)号:CN116667665A
公开(公告)日:2023-08-29
申请号:CN202310766465.7
申请日:2023-06-26
Applicant: 重庆邮电大学
IPC: H02M3/07
Abstract: 本发明请求保护用于开关电源的自举电容内置及百分百占空比控制电路,主要包括环路控制核心电路、最小时间关断电路、非交叠时钟、100%占空比控制电路、电平移位电路、振荡器、自举电路、RS触发器、两输入或门。其中环路控制核心电路是保证未进入100%占空比模式时,DC‑DC环路的正常工作;最小关断时间电路是保证自举电容CBOOT1有足够的电荷来让电路的下一个周期正常的运行;100%占空比控制电路是根据环路控制核心电路输出电压VS和最小关断时间电路VTOFF来判断是否进入100%占空比模式。电平移位电路是将高端管H_side MOS的栅极电压提高,保证高端管H_side MOS能够正常工作;非交叠时钟是防止高端管H_side MOS和低端管L_side MOS同时导通,造成损耗。
-
公开(公告)号:CN115313864B
公开(公告)日:2024-07-19
申请号:CN202211111390.0
申请日:2022-09-13
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种应用于DC‑DC转换器模式切换中的逻辑控制电路。该电路主要包括一个逻辑控制电路、调制信号选择电路、降压核心电路、脉宽调制环路。由于DC‑DC模式切换时,误差放大器的输出会有明显的变化,因此模式切换通过VEA与V1进行比较,来产生模式选择信号CHOOSE实现。但是误差放大器的输出容易受到电路的噪声影响因此可能出现模式选择信号CHOOSE不稳定,为了解决这些问题,可以通过一些逻辑控制来改善这种情况。本发明的逻控制辑电路如下,VEA与V1进行比较来产生Q0、Q1、Q2信号,当Q0、Q1、Q2=111时模式选择信号CHOOSE=1,或者Q0、Q1、Q2=000时模式选择信号CHOOSE=0,才会进行模式切换,Q0、Q1、Q2为其余状态(001~110)时,模式选择信号CHOOSE信号均保持前一刻的状态。
-
公开(公告)号:CN118282397A
公开(公告)日:2024-07-02
申请号:CN202410483138.5
申请日:2024-04-22
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种基于RSDWA算法的电流舵DAC,属于集成电路领域。该电路主要包括延迟电路、两个RSDWA电路、锁存器、开关阵列、电流源阵列、带隙基准电路、V‑I转换电路、偏置电路,以及负载电阻RL1与RL2。本发明的主要优点是采用了三分段,对失配误差贡献较高的中位段和高位段分别使用了RSDWA算法,相较于两分段的方案,本发明在提高电路性能的同时可以显著降低RSDWA电路的面积。
-
公开(公告)号:CN117200564A
公开(公告)日:2023-12-08
申请号:CN202310897491.3
申请日:2023-07-20
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种用于降压变换器的固定斜率启动电路,主要由时钟产生器,采样模块,斜率控制模块,比较器COMP1‑2,数据选择器,非交叠时钟组成。其中,时钟产生器用于产生时钟信号CLKA和CLKB去控制采样模块和斜率控制模块的时序,采样模块会根据时钟信号CLKA和CLKB去采样输出电压VOUT,并且输出检测信号VSEN,斜率控制模块会根据时钟信号CLKB的变化来比较输出电压VOUT以及检测信号VSEN,输出信号为软启动电压VSS。可以通过控制软启动电压VSS的上升斜率进而控制输出电压VOUT的上升斜率,进而实现固定斜率启动。
-
公开(公告)号:CN116743176A
公开(公告)日:2023-09-12
申请号:CN202310746093.1
申请日:2023-06-21
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种用于SAR型ADC的辅助解码DAC结构,包括采样电路模块、第一级DAC电容阵列、第二级DAC电容阵列、比较器阵列模块、就绪时钟信号模块、数字逻辑控制模块、异步时钟模块以及寄存器模块。第一级DAC电容阵列通过环路展开结构先对输入模拟信号解码,具有复用结构的比较器产生比较结果寄存在寄存器中,并作用在第二级DAC电容阵列上。第二级DAC电容阵列采用桥接电容结构,其MSB段电容经第一级DAC电容阵列量化,进行电容开关切换。独立比较器开始LSB段的量化,两个DAC电容阵列生成的输出码存储在寄存器中,最终并行输出结果,完成整体转换。与传统的Pipeline‑SAR架构相比,降低了运放的设计难度,具有逻辑简单的特点。与传统环路展开SAR结构相比,具有精度高和功耗低的特点。
-
-
-
-
-
-
-
-
-