-
公开(公告)号:CN115276407B
公开(公告)日:2023-09-26
申请号:CN202210951664.0
申请日:2022-08-09
Applicant: 重庆邮电大学
IPC: H02M3/157
Abstract: 本发明请求保护一种基于自适应峰值电流的DC‑DC模式切换电路,属于DC‑DC轻/重载模式切换电路的技术,包括自适应峰值电流检测电路、PWM/PSM信号选择电路、自适应栅宽切换电路、降压核心电路。其中晶体管M5用于检测流过开关管M1的峰值电流,晶体管M6管用于检测流过开关管M2的峰值电流。同时为了提高轻载效率,M1管的宽长比小于M2管的宽长比。当DC‑DC工作在重载情况下,检测到的峰值电流比较大,VSENSE>VREF,CHOOSE=1通过自适应逻辑控制电路后,开关管M1/M2同时导通,为负载提供能量。当DC‑DC工作在轻载情况下,检测到的峰值电流比较小,VSENSE
-
公开(公告)号:CN115659880A
公开(公告)日:2023-01-31
申请号:CN202211067666.X
申请日:2022-09-01
Applicant: 重庆邮电大学
IPC: G06F30/327 , G06F30/337 , G06F17/16 , G06F18/211
Abstract: 本发明请求保护一种基于奇异值分解的主成分分析算法的硬件电路及方法,属于无监督学习的降维算法的硬件实现技术。该电路包括下面的电路模块:控制模块、Hestense模块、CORDIC模块和雅可比旋转模块,其中,控制模块用于控制各个模块的时序和工作状态;Hestense模块用于计算CORDIC模块所需的参数,由乘法器、加法器、寄存器和RAM搭建构成;CORDIC模块用于计算反三角函数,由多路选择器、寄存器和移位器搭建构成;雅可比旋转模块用于计算输入数据的正交化结果,由四个乘法器、一个加法器和一个减法器搭建构成。
-
公开(公告)号:CN115378231A
公开(公告)日:2022-11-22
申请号:CN202210961176.8
申请日:2022-08-09
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种基于零电流检测的DC‑DC变换器调制模式切换电路,属于集成电路技术领域。包括CCM/DCM判断电路、PWM/PFM选择电路和功率管开关。其中CCM/DCM判断电路用于判断DC‑DC变换器工作模式,判断DC‑DC变换器是工作在DCM模式还是CCM模式。PWM/PFM调制电路用于产生PWM调制信号和PFM调制信号,分别用于DC‑DC的CCM工作模式和DCM工作模式。功率开关管有一组大尺寸功率开关管MH1和ML1,一组小尺寸功率开关管MH和ML,小尺寸功率开关主要用在DCM模式来减小开关损耗。PWM/PFM选择电路根据CCM/DCM判断电路产生的判断信号VCTL来进行PWM调制模式和PFM调制模式的选择,并且对功率开关管尺寸进行选择。
-
公开(公告)号:CN114878901A
公开(公告)日:2022-08-09
申请号:CN202210571587.6
申请日:2022-05-24
Applicant: 重庆邮电大学
IPC: G01R19/175
Abstract: 本发明请求保护一种可消除比较器失调电压影响的DC‑DC过零电流检测电路,包括比较器1、比较器1'、开关1、开关2、电容C、D触发器、电压叠加电路、功率管开关节点端信号VX、地端口GND和功率管开关控制信号VZCD。其中,比较器1的输出控制D触发器,D触发器的输出信号Q1和Q2分别控制开关1、开关2。电容C主要通过开关1来采集比较器的失调电压VOFFSET,通过开关2将采集到的比较器失调电压VOFFSET传输到电压叠加电路中并与功率管开关节点信号端VX叠加产生新的信号VX+VOFFSET输入到比较器1'中与GND比较产生功率管开关控制信号VZCD,信号VX+VOFFSET输入到比较器时,相当于抵消掉比较器失调电压VOFFSET。从而消除比较器失调电压对过零电流检测电路的影响。
-
公开(公告)号:CN116707307A
公开(公告)日:2023-09-05
申请号:CN202310763858.2
申请日:2023-06-26
Applicant: 重庆邮电大学
IPC: H02M3/158
Abstract: 本发明请求保护一种用于DC‑DC不连续导通模式的逐次逼近控制电路,主要包括逐次逼近控制模块、环路控制核心电路、非交叠时钟、RS触发器、DCM/CCM模式选择、上升沿检测电路、数据选择器、锁相环。其中,环路控制核心电路保证了整个DC‑DC电路的正常工作;锁相环会让DC‑DC处于连续导通模式(CCM)时,工作频率FSW保持稳定,此时VCTRL=VA;当DC‑DC处于不连续导通模式(DCM)时,逐次逼近控制模块会找到一个接近锁相环的输出电压VA作为电压控制核心电路的输入信号VCTRL,此时VCTRL=VB。非交叠时钟防止H_side MOS和L_side MOS同时导通,造成损耗;连续导通模式(CCM)/不连续导通模式(DCM)模式选择器的输出信号VG用于判断电路的工作模式。上升沿检测电路检测VG的上升沿,输出信号VRST会对逐次逼近控制模块进行复位操作。
-
公开(公告)号:CN115276407A
公开(公告)日:2022-11-01
申请号:CN202210951664.0
申请日:2022-08-09
Applicant: 重庆邮电大学
IPC: H02M3/157
Abstract: 本发明请求保护一种基于自适应峰值电流的DC‑DC模式切换电路,属于DC‑DC轻/重载模式切换电路的技术,包括自适应峰值电流检测电路、PWM/PSM信号选择电路、自适应栅宽切换电路、降压核心电路。其中晶体管M5用于检测流过开关管M1的峰值电流,晶体管M6管用于检测流过开关管M2的峰值电流。同时为了提高轻载效率,M1管的宽长比小于M2管的宽长比。当DC‑DC工作在重载情况下,检测到的峰值电流比较大,VSENSE>VREF,CHOOSE=1通过自适应逻辑控制电路后,开关管M1/M2同时导通,为负载提供能量。当DC‑DC工作在轻载情况下,检测到的峰值电流比较小,VSENSE
-
公开(公告)号:CN115378231B
公开(公告)日:2024-09-20
申请号:CN202210961176.8
申请日:2022-08-09
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种基于零电流检测的DC‑DC变换器调制模式切换电路,属于集成电路技术领域。包括CCM/DCM判断电路、PWM/PFM选择电路和功率管开关。其中CCM/DCM判断电路用于判断DC‑DC变换器工作模式,判断DC‑DC变换器是工作在DCM模式还是CCM模式。PWM/PFM调制电路用于产生PWM调制信号和PFM调制信号,分别用于DC‑DC的CCM工作模式和DCM工作模式。功率开关管有一组大尺寸功率开关管MH1和ML1,一组小尺寸功率开关管MH和ML,小尺寸功率开关主要用在DCM模式来减小开关损耗。PWM/PFM选择电路根据CCM/DCM判断电路产生的判断信号VCTL来进行PWM调制模式和PFM调制模式的选择,并且对功率开关管尺寸进行选择。
-
公开(公告)号:CN117200564A
公开(公告)日:2023-12-08
申请号:CN202310897491.3
申请日:2023-07-20
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种用于降压变换器的固定斜率启动电路,主要由时钟产生器,采样模块,斜率控制模块,比较器COMP1‑2,数据选择器,非交叠时钟组成。其中,时钟产生器用于产生时钟信号CLKA和CLKB去控制采样模块和斜率控制模块的时序,采样模块会根据时钟信号CLKA和CLKB去采样输出电压VOUT,并且输出检测信号VSEN,斜率控制模块会根据时钟信号CLKB的变化来比较输出电压VOUT以及检测信号VSEN,输出信号为软启动电压VSS。可以通过控制软启动电压VSS的上升斜率进而控制输出电压VOUT的上升斜率,进而实现固定斜率启动。
-
公开(公告)号:CN117097140A
公开(公告)日:2023-11-21
申请号:CN202310906094.8
申请日:2023-07-21
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种用于降压变换器的软启动及软恢复电路,主要由软启动及软恢复模块,运算放大器EA1,运算放大器EA1,比较器COMP1,比较器COMP2,比较器COMP3,RS触发器,非交叠时钟组成。其中,PMOS器件MP1~3接成电流镜结构,其电流比例为1:K1:K2,路径1对电容C1进行恒流充电,路径2为一个快速充电调节模块,路径3为箝位电路,软启动电压VSS通过运算放大器EA1与反馈电压VFB箝位。一旦检测到反馈电压VFB低于参考电压VREF1(VREF
-
公开(公告)号:CN115441871A
公开(公告)日:2022-12-06
申请号:CN202211132495.4
申请日:2022-09-08
Applicant: 重庆邮电大学
IPC: H03M1/10
Abstract: 本发明请求保护一种应用于流水线ADC的自适应后台校准系统,包括:采样保持模块,第一变频单元、第二变频单元,低速高精度ADC、待校准流水ADC、LMS自适应滤波器以及减法器;可校准流水线ADC因电容失配、有限运放增益、运放失调等非理想因素造成的线性误差。通过使用低速但高精度的ADC作为基准,与待校准的流水线ADC并联,并将两者的数字输出的差值送到数字自适应滤波器中进行处理,使流水线ADC的输出不断逼近低速但高精度ADC输出,从而达到数字校准的目的。这个过程中,正常的转换过程不受影响,不会降低原ADC的转换速度,具有校准精度高,收敛速度快、跟踪能力强等优点。
-
-
-
-
-
-
-
-
-