半导体集成电路
    3.
    发明公开

    公开(公告)号:CN1993682A

    公开(公告)日:2007-07-04

    申请号:CN200480043669.3

    申请日:2004-08-30

    CPC classification number: G11C16/349 G11C16/06 G11C16/3495

    Abstract: 一种具有中央处理器和被安置在该中央处理器的地址空间中的可重写非易失性存储区的半导体集成电路。该非易失性存储区具有第一非易失性存储区和第二非易失性存储区,它们根据阈值电压的差别来记忆信息。该第一非易失性存储区具有大于第二非易失性存储区的用于记忆信息集的阈值电压的最大变化宽度。当用于记忆信息的阈值电压的最大变化宽度更大时,既然对于存储单元由于存储信息的重写操作的压力变得更大,在保证重写操作的次数方面较差;然而,既然读取电流变得更大,存储信息的读取速度可以被加快。第一非易失性存储区可以被优先考虑以加快存储信息的读取速度并且第二非易失性存储区可以被优先考虑以保证更多的存储信息的重写操作次数。

    半导体集成电路装置
    5.
    发明公开

    公开(公告)号:CN101436430A

    公开(公告)日:2009-05-20

    申请号:CN200810181438.9

    申请日:2008-11-13

    CPC classification number: G11C7/1039 G11C7/1075 G11C16/26

    Abstract: 本发明提供一种半导体集成电路装置,其即使在来自多个CPU的访问请求产生竞争时也能实现低等待时间下的访问。在X解码器(121)的后级配置了保持上述X解码器的输出信号而能传递给字线驱动器(106)的第一锁存电路(104)。在Y解码器(122)的后级配置了保持上述Y解码器的输出信号而能传递给上述Y选择电路的第二锁存电路(105)。在读出放大器(108)的后级配置了保持上述读出放大器的输出信号而能够传递给输出电路(111、112)的第三锁存电路(110)。由此,能使读取上述非易失性半导体存储器的存储数据时的一系列处理流水线化,即使是在来自多个CPU的访问请求产生竞争时,也能实现低等待时间下的访问。

Patent Agency Ranking