半导体集成电路装置
    3.
    发明公开

    公开(公告)号:CN101436430A

    公开(公告)日:2009-05-20

    申请号:CN200810181438.9

    申请日:2008-11-13

    CPC classification number: G11C7/1039 G11C7/1075 G11C16/26

    Abstract: 本发明提供一种半导体集成电路装置,其即使在来自多个CPU的访问请求产生竞争时也能实现低等待时间下的访问。在X解码器(121)的后级配置了保持上述X解码器的输出信号而能传递给字线驱动器(106)的第一锁存电路(104)。在Y解码器(122)的后级配置了保持上述Y解码器的输出信号而能传递给上述Y选择电路的第二锁存电路(105)。在读出放大器(108)的后级配置了保持上述读出放大器的输出信号而能够传递给输出电路(111、112)的第三锁存电路(110)。由此,能使读取上述非易失性半导体存储器的存储数据时的一系列处理流水线化,即使是在来自多个CPU的访问请求产生竞争时,也能实现低等待时间下的访问。

    存储卡和数据处理系统
    4.
    发明公开

    公开(公告)号:CN1581357A

    公开(公告)日:2005-02-16

    申请号:CN200410054926.5

    申请日:2004-07-21

    CPC classification number: G11C16/30

    Abstract: 提供了一种存储卡和一种具有非易失性存储器的微型计算机,其中完成两种不同的电源规范下的工作。多媒体卡包括一个闪存和一个控制与闪存相关的工作的控制器。当控制器判断来自主机设备的电源电压电平时,其工作如下:控制器判断是否已经超过相应于1.8V体系的电压电平的检测点。在判断超过之后,控制器判断是否已经超过与3.3V体系的电压电平相应的检测点。当电源电压处于1.8V体系的电压电平时,控制器使得闪存工作在1.8V体系的工作方式而不驱动调整器或者电平移动器。当电源电压处于3.3V体系的电压电平时,控制器驱动调整器和电平移动器转换该电压电平,并且使得闪存工作在3.3V体系的工作方式。

Patent Agency Ranking