-
公开(公告)号:CN110718263A
公开(公告)日:2020-01-21
申请号:CN201910846816.9
申请日:2019-09-09
Applicant: 无锡江南计算技术研究所
IPC: G11C29/56 , G11C29/44 , G06F11/263
Abstract: 芯片访存通路的高效分段测试系统、方法,计算机体系结构与处理器微结构设计技术领域。系统包括存储控制器和存储器;存储控制器在其内部设有测试存储器、微操作控制器、IO寄存器,测试存储器用于模拟存储器的读、写延迟行为。方法包括步骤S01,存储控制器发送维护访问请求或CPU访问请求给存储器,检测存储器的访存通路能正常访问,执行步骤S02,不能正常访问,执行步骤S03;步骤S02,存储控制器在测试模式下与测试存储器进行读写数据模式测试;步骤S03,IO寄存器触发微操作控制器工作,微操作控制器发送命令给存储器,用于测试并定位访存通路存在的问题。本发明便于定位芯片访存通路问题,加速芯片的访存通路调试过程,还可实现多种DDR4流程的调试工作。
-
公开(公告)号:CN110690184A
公开(公告)日:2020-01-14
申请号:CN201910864452.7
申请日:2019-09-12
Applicant: 无锡江南计算技术研究所
IPC: H01L23/367 , H01L23/473
Abstract: 一种多质复合三维流道双面强化换热冷板,包括由第一冷板制成的冷板基体、设置于所述冷板基体上的由第二冷板制成的冷板热沉与冷板接头、设置于冷板基体内部的由第二冷板制成的冷板流道,所述冷板流道将冷板热沉、冷板接头串联成具有流道回路的整体结构,所述冷板基体上设置有第一散热面,所述冷板热沉上设置有第二散热面,所述第二冷板的导热系数大于第一冷板的导热系数。本发明,在冷板基体上设置导热系数更高的冷板热沉,提高整个冷板的局部散热能力。
-
公开(公告)号:CN110688209A
公开(公告)日:2020-01-14
申请号:CN201910852487.9
申请日:2019-09-10
Applicant: 无锡江南计算技术研究所
Abstract: 本发明涉及计算机体系结构与处理器微结构技术领域,具体为一种基于二叉树的大窗口访存流量调度缓冲结构及方法。一种基于二叉树的大窗口访存流量调度缓冲结构,包括存储条目,用于记录访存请求的信息;空条目队列,用于以队列的形式挂载存储条目;调度二叉树,用于以二叉树的形式组织存储条目。访存请求的信息包括访存请求信息、条目的左子指针、条目的右子指针。本申请在访存请求到达缓冲时,即将其组织成二叉树结构,在发射时只需要选择二叉树的根节点即可,能够在面对大量访存请求时,实现大规模的访存请求调度,挖掘访存序列的局部性,提高访存带宽,缓解访存墙问题。
-
公开(公告)号:CN110677033A
公开(公告)日:2020-01-10
申请号:CN201910863425.8
申请日:2019-09-12
Applicant: 无锡江南计算技术研究所
Abstract: 本发明公开了一种高效能隔离DC/DC电源和设计方法,设计方法包括:利用移相全桥技术和铝基板工艺形成模块化的最小供电单元;根据供电需求和并联原则,计算所述最小供电单元的配置需求量,并根据配置需求量配置相应数量的所述最小供电单元;将外围辅助元器件和所有所述最小供电单元焊接于PCB板上;所述最小供电单元之间相互并联。本发明模块化集成性好,电源的供电能力强、转换效率高、占用体积小,可扩展性好、使用寿命长。
-
公开(公告)号:CN110676185A
公开(公告)日:2020-01-10
申请号:CN201910865330.X
申请日:2019-09-12
Applicant: 无锡江南计算技术研究所
Abstract: 本发明公开了一种细节距BGA新型封装结构与滤波电容设计方法,其特征在于,包括以下步骤:(1)、设计BGA封装基板正面安装滤波电容;(2)、设计BGA封装引脚分配;(3)、设计封装基板背面的滤波电容布设区域。采用本新型BGA封装结构与滤波电容设计方法,解决了因细节距BGA封装焊球高度受限带来的封装电容布局难题,为细节距BGA封装增加了封装背面电容,有效降低了封装电源分配系统电源阻抗特性,达到提高封装电源完整性的目的。
-
公开(公告)号:CN110601168A
公开(公告)日:2019-12-20
申请号:CN201910851010.9
申请日:2019-09-10
Applicant: 无锡江南计算技术研究所
IPC: H02J1/10
Abstract: 本发明公开了一种大功率高可靠高压直流供电系统,包括:至少两个的市电单元;至少两个的整流柜,所述市电单元与所述整流柜一一对应,所述市电单元与所述整流柜的交流输入端连接;直流配出柜,包括直流母排,所述直流母排与至少两个所述整流柜的直流输出端连接;电池组,与所述直流母排连接。本发明能够满足大功率负载供电、供电可靠性高、占地面积小且建设和维护成本低。
-
公开(公告)号:CN105677486B
公开(公告)日:2019-03-22
申请号:CN201610012000.2
申请日:2016-01-08
Applicant: 上海交通大学 , 无锡江南计算技术研究所
IPC: G06F9/50
Abstract: 本发明提供的一种数据并行处理方法,包括如下步骤:步骤1,主管理节点接收数据并获取数据的关联关系;步骤2,主管理节点计算工作计算节点的可调配的GPU和GPU工作负载;步骤3,主管理节点划分数据并将已划分的数据分发到各个工作计算节点;步骤4,工作计算节点对接收到的数据进行并行处理并将处理的结果传输回主管理节点;步骤5,主管理节点将结果合并输出。本发明的有益效果如下:采用了主/从架构模式用于高性能大规模数据并行处理,根据DNA特征建模,将应用程序转化成的具体作业进行作业阶段划分,并根据划分结果,进行节点粒度级别的作业部署,采用线程并行优化机制,充分利用多计算核提高单节点内数据流并行任务的执行效率。
-
公开(公告)号:CN106933777B
公开(公告)日:2019-03-19
申请号:CN201710150446.6
申请日:2017-03-14
Applicant: 中国科学院软件研究所 , 无锡江南计算技术研究所
IPC: G06F17/14
Abstract: 本发明提出一种基于国产申威26010处理器的基2一维FFT的高性能实现方法,基于国产处理器申威26010平台,设计从核内行或列寄存器通信机制、访存‑计算重叠的双缓冲机制和256位单指令流多数据流的向量化运算等多种优化技术,同时提出基于两层分解的Stockham FFT计算框架且分解规则为库利‑图基算法,设计“接口层‑主核层‑从核层‑核心层”的四层结构框架进行基2一维FFT计算,从而有效解决FFT计算的访存带宽受限问题,有效提升基2一维FFT计算性能。与开源FFTW库相比,基于本平台的基2一维FFT计算性能急剧升高,以FFT计算的每秒浮点运算次数为例,其平均加速比为34.4,最高加速比达到50.3。
-
公开(公告)号:CN109240702A
公开(公告)日:2019-01-18
申请号:CN201810929684.1
申请日:2018-08-15
Applicant: 无锡江南计算技术研究所
IPC: G06F8/41
Abstract: 本发明公开一种多线程模式下的快速段式编址配置和访问方法,包括如下步骤:S101、用户程序中使用存储层次关键字;S102、编译器识别并处理用户程序中的关键字;S103、链接器处理重定位信息及多层次数据段;S104、加载器内存加载;S105、程序运行时读取内部寄存器。本发明在编译链接阶段识别和处理多层次存储关键字,程序加载阶段识别和处理多层次存储数据段,程序运行时充分利用CPU提供的内部寄存器获取本线程多层次存储数据段基址,提高了访存效率和灵活性。
-
公开(公告)号:CN109088766A
公开(公告)日:2018-12-25
申请号:CN201810930189.2
申请日:2018-08-15
Applicant: 无锡江南计算技术研究所
IPC: H04L12/24
Abstract: 本发明公开一种基于配对测试的互连网络故障检测与定位方法,该方法基于配对及两遍筛选进行功能性故障检测与定位;基于分层及配对进行性能及路由故障检测与定位。本发明是一种基于配对及多遍筛选的大规模互连网络故障检测与定位方法,能够对网络中的故障进行快速检测和定位,缩短排查故障的时间,提升大规模网络的可用性、易用性。
-
-
-
-
-
-
-
-
-