-
公开(公告)号:CN110620965A
公开(公告)日:2019-12-27
申请号:CN201910867711.1
申请日:2019-09-14
Applicant: 无锡江南计算技术研究所
IPC: H04Q11/00
Abstract: 本发明提供的一种576端口交换机的互连结构及设置方法,通过设置多个水平插件板,并在水平插件板的三个端面分设带光纤端口的光纤插座板来提高壳体的空间利用率,从而实现了交换机光纤端口数量的扩展;本发明通过在第一连接中板两端面设置与其内部正交连接器相通的第一通孔,进而通过第一通孔使水平插件板与垂直插件板的相应信号端相连,同时第一通孔的深度设置为刚好与第一连接中板的相应正交连接器信号针相连,从而避免了寄生电容的产生,维护了信号传输质量。
-
公开(公告)号:CN102930080B
公开(公告)日:2015-01-14
申请号:CN201210380057.X
申请日:2012-10-09
Applicant: 无锡江南计算技术研究所
IPC: G06F17/50
Abstract: 本发明提供了一种背板大小孔钻孔数据处理方法以及背板制造方法。根据本发明的背板大小孔钻孔数据处理方法包括:第一步骤:为所有高速差分信号线设置标签参数;第二步骤:查找带标签参数属性关键字的信号线,并分析信号线中是否有压接通孔;第三步骤:确定信号转接层厚是否满足大小孔使用要求;第四步骤:查找有满足大小孔使用要求的通孔,并根据查找结果生成标准PCB生产坐标文件。本发明提供了一种高速背板大小孔钻孔数据处理方法,其使用简便,可以让PCB设计者快速高效的处理大小孔生产数据,免去了其人工编辑钻孔数据的相关缺点,具有高效、准确的优点。
-
公开(公告)号:CN102053650A
公开(公告)日:2011-05-11
申请号:CN200910198571.X
申请日:2009-11-06
Applicant: 无锡江南计算技术研究所
Abstract: 一种背板信号线布线方法和一种背板系统,其中,所述背板信号线布线方法包括:根据待传输信号对串扰的敏感程度,将信号线分为第一类信号线与第二类信号线,其中,所述第一类信号线中所传输的信号,相较于所述第二类信号线中所传输的信号,对串扰更为敏感;按照所述信号线的分类,设置印刷电路板中的过孔,并去除部分过孔在部分电路层中的孔分支;依次对所述第一类信号线和第二类信号线进行布线,使所述第一类信号线分布于具有较少孔分支的电路层。本发明有效地利用了背板中的电路层空间,显著地降低孔分支对穿越电路层的信号线所产生的串扰。
-
公开(公告)号:CN110705202B
公开(公告)日:2022-11-15
申请号:CN201910849366.9
申请日:2019-11-21
Applicant: 无锡江南计算技术研究所
IPC: G06F30/392
Abstract: 本发明公开了一种面向封装和印制板的系统级电源完整性设计方法,从DC电源压降与AC频域阻抗两个层次,设计封装电源地多孔连接,采用印制板厚铜箔电源地层对,采用封装级低电感滤波电容与印制板级中高容值滤波电容相结合的分级滤波电容配置方法。本发明提高了封装与印制板载流特性,降低了封装与印制板电源分配系统直流压降,本发明有效降低电源分配系统频域阻抗,同时能够减少印制板级低容值滤波电容数量,节约印制板板面布局布线空间。
-
公开(公告)号:CN110691487B
公开(公告)日:2021-06-22
申请号:CN201910863051.X
申请日:2019-09-12
Applicant: 无锡江南计算技术研究所
IPC: H05K7/14
Abstract: 本发明公开了一种面向高密度组装的大功率供电背板,包括PCB板,所述PCB板上形成有至少一个基本供电单元,所述基本供电单元包括:进线焊盘L、进线焊盘N、电源L层、电源N层以及至少一个供电接口,所述电源L层与所述电源N层之间填充有绝缘介质,所述进线焊盘L与所述电源L层电连接,所述进线焊盘N与所述电源N层电连接,所述电源L层和所述电源N层分别与所述供电接口的L脚和N脚电连接。本发明应用灵活性好,适配性高,能够实现计算插件的高密度组装,占用空间小,发热均匀,供电安全性高,可维护性好。
-
公开(公告)号:CN110677996A
公开(公告)日:2020-01-10
申请号:CN201910866937.X
申请日:2019-09-12
Applicant: 无锡江南计算技术研究所
IPC: H05K3/00
Abstract: 本发明公开了一种基于Allegro软件的隔离盘设计方法及系统。本发明涉及的一种基于Allegro软件的隔离盘设计方法,其特征在于,包括步骤:S11.通过Allegro软件抓取高速差分信号过孔的坐标;S12.检测高速差分信号的不同布线引出层;S13.根据所述抓取的高速差分信号过孔的坐标及检测的不同布线引出层所处的参考层自动绘制相对应的隔离盘图形。本发明在高速、高密背板或插件板的设计中实现了对所需进行阻抗控制的通孔,进行自动坐标抓捕,并根据要求绘制相应的共享隔离盘,自动判别信号线相邻参考平面,并绘制带有符合设计要求的带有信号线保护结构的隔离盘,解决了传统设计方案手工绘制效率低下,易出错的问题。
-
公开(公告)号:CN110677995A
公开(公告)日:2020-01-10
申请号:CN201910859912.7
申请日:2019-09-11
Applicant: 无锡江南计算技术研究所
IPC: H05K3/00
Abstract: 本发明提供一种高速光电混合互连通道阶梯阻抗设计方法,涉及PCB设计技术领域,该方法包括以下步骤:S1:获取光缆内端接阻抗;S2:获取传输通道阻抗差异阈值;S3:确定芯片端接阻抗;S4:确定电互连通道阻抗;S5:确定光互连通道印制线阻抗。本发明一种高速光电混合互连通道阶梯阻抗设计方法综合光缆端接阻抗、芯片端接阻抗、传输通道印制线阻抗、传输通道反射和损耗,分别优化确定电互连通道和光互连通道阻抗,在传输通道允许的反射范围内,可以有效降低电互连通道损耗,延长电互连通道传输距离。
-
公开(公告)号:CN110674614A
公开(公告)日:2020-01-10
申请号:CN201910864147.8
申请日:2019-09-12
Applicant: 无锡江南计算技术研究所
IPC: G06F30/392
Abstract: 本发明提供一种基于RX MASK中心点阵的信号眼图分析方法,涉及存储系统工程化技术领域,包括以下步骤:S1:获取存储数据信号仿真眼图;S2:自定义有效Rx MASK规格尺寸;S3:统计有效Rx MASK中心点阵;S4:基于MASK中心点阵对存储信号眼图进行分析评价;S5:获得最佳中心点以及摆幅裕量和时序裕量。本发明一种基于RX MASK中心点阵的信号眼图分析方法优选互连拓扑参数,优化访存信号通道,量化存储数据信号眼图质量评判标准,并确保存储系统有充分的设计裕量,还可以模拟训练机制的作业过程,根据摆幅和时序优先级权重配比,选择最恰当的中心点,计算对应的摆幅裕量、时序裕量。
-
公开(公告)号:CN103020007B
公开(公告)日:2015-08-12
申请号:CN201210574123.7
申请日:2012-12-26
Applicant: 无锡江南计算技术研究所
IPC: G06F15/76
Abstract: 本发明提供了一种运算节点板以及运算节点板布局方法。所述高性能运算节点板上集成了第一处理器和第二处理器,第一处理器和第二处理器的型号一致且互相独立;并且,运算节点板上没有集成其它处理器;其中,第一处理器和第二处理器分别通过多路电源模块以及配套电源控制逻辑芯片进行供电控制,且各自配备了多路存储器进行独立的数据存取操作;而且,第一处理器和第二处理器具有公共逻辑电路。第一处理器和第二处理器的位置相互错开布局,并且第一处理器和第二处理器与任何其它高器件或者热器件也相互错开布局。第一处理器的多路受控电源模块在第一处理器四周分散布局;第二处理器的多路受控电源模块在第二处理器四周分散布局。
-
公开(公告)号:CN102930080A
公开(公告)日:2013-02-13
申请号:CN201210380057.X
申请日:2012-10-09
Applicant: 无锡江南计算技术研究所
IPC: G06F17/50
Abstract: 本发明提供了一种背板大小孔钻孔数据处理方法以及背板制造方法。根据本发明的背板大小孔钻孔数据处理方法包括:第一步骤:为所有高速差分信号线设置标签参数;第二步骤:查找带标签参数属性关键字的信号线,并分析信号线中是否有压接通孔;第三步骤:确定信号转接层厚是否满足大小孔使用要求;第四步骤:查找有满足大小孔使用要求的通孔,并根据查找结果生成标准PCB生产坐标文件。本发明提供了一种高速背板大小孔钻孔数据处理方法,其使用简便,可以让PCB设计者快速高效的处理大小孔生产数据,免去了其人工编辑钻孔数据的相关缺点,具有高效、准确的优点。
-
-
-
-
-
-
-
-
-