一种576端口交换机的互连结构及设置方法

    公开(公告)号:CN110620965A

    公开(公告)日:2019-12-27

    申请号:CN201910867711.1

    申请日:2019-09-14

    Abstract: 本发明提供的一种576端口交换机的互连结构及设置方法,通过设置多个水平插件板,并在水平插件板的三个端面分设带光纤端口的光纤插座板来提高壳体的空间利用率,从而实现了交换机光纤端口数量的扩展;本发明通过在第一连接中板两端面设置与其内部正交连接器相通的第一通孔,进而通过第一通孔使水平插件板与垂直插件板的相应信号端相连,同时第一通孔的深度设置为刚好与第一连接中板的相应正交连接器信号针相连,从而避免了寄生电容的产生,维护了信号传输质量。

    一种面向高速消息传输的PCIE数据传输系统及计算机

    公开(公告)号:CN110688332B

    公开(公告)日:2021-01-15

    申请号:CN201910861693.6

    申请日:2019-09-12

    Abstract: 本发明涉及计算机外围设备高速互联总线(PCIE)技术领域,尤其涉及一种面向高速消息传输的PCIE数据传输系统及计算机。包括采用非轮询方式进行交互的处理器和消息处理芯片;所述处理器和消息处理芯片之间的数据包包括P数据包、NP数据包、CPL数据包,并且所述处理器和所述消息处理芯片均采用专门的通道发送和接收CPL数据包。可以满足PCIE的防死锁约束,并且在工程上容易实现,能够提升PCIE整体性能。

    一种面向高速消息传输的PCIE数据传输系统及计算机

    公开(公告)号:CN110688332A

    公开(公告)日:2020-01-14

    申请号:CN201910861693.6

    申请日:2019-09-12

    Abstract: 本发明涉及计算机外围设备高速互联总线(PCIE)技术领域,尤其涉及一种面向高速消息传输的PCIE数据传输系统及计算机。包括采用非轮询方式进行交互的处理器和消息处理芯片;所述处理器和消息处理芯片之间的数据包包括P数据包、NP数据包、CPL数据包,并且所述处理器和所述消息处理芯片均采用专门的通道发送和接收CPL数据包。可以满足PCIE的防死锁约束,并且在工程上容易实现,能够提升PCIE整体性能。

    插件板、具有该插件板的交换机及交换机设计方法

    公开(公告)号:CN102571361B

    公开(公告)日:2014-10-22

    申请号:CN201010593559.1

    申请日:2010-12-17

    Abstract: 本实施例公开了插件板、具有该插件板的交换机及交换机设计方法;其中交换机包括中板和多个结构相同的插件板;每个插件板包括两个端口交换芯片、一个内连交换芯片、端口连接器和中板连接器;端口交换芯片的端口被划分为数量相同的外连端口和内连端口;外连端口与端口连接器连接;内连端口分别连接每个插件板中内连交换芯片;其中需要跨插件板连接的内连端口和交换芯片的端口分别与中板连接器连接;通过中板连接器与设有连接电路的中板插接,实现不同插件板的内连端口和内连交换芯片的连接。本实施例通过有效地提高了交换机插件板的集成度和减少了插件板的使用数量,从而使得交换机的组装密度加大,进而也就有效地减小了交换机的体积。

    一种面向高阶路由器芯片的高效并行管理方法及架构

    公开(公告)号:CN110519174B

    公开(公告)日:2021-10-29

    申请号:CN201910869890.2

    申请日:2019-09-16

    Abstract: 本发明公开了一种面向高阶路由器芯片的高效并行管理方法及架构,包括:将路由器的端口分为多个组别;管理请求下发时,由总管部件将管理请求并行推送至各个组别,然后由各个组别采用串推的方式将管理请求推送至其组别内的各个端口;管理应答返回时,由各个组别按端口顺序收集其组别内各个端口的管理应答,然后各个组别按照其组别顺序将其收集的所有管理应答返回至总管部件。本发明能够硬件实现同时对多个端口维护管理,能够节省大量交互时间,有效提高片上维护管理效率。

    磁盘阵列控制装置及控制方法

    公开(公告)号:CN101470582A

    公开(公告)日:2009-07-01

    申请号:CN200710160667.8

    申请日:2007-12-26

    Abstract: 一种磁盘阵列控制装置及控制方法。所述磁盘阵列控制装置包括,数据分组单元、奇偶校验单元及总线控制单元,其中,所述数据分组单元用于选择一个磁盘阵列所用总线位宽的约数作为数据分组的大小,并根据数据分组大小从所获得的存储数据中选取数据组成分组数据;所述奇偶校验单元用于按位从所述的每一组分组数据中选取对应位进行异或运算来获得每一个奇偶校验值;所述总线控制单元用于将所述奇偶校验值写入用于存储奇偶校验值的磁盘,将所述各组分组数据分别写入各自对应的存储磁盘。所述磁盘阵列控制装置及控制方法提高了数据文件的安全性。

    一种面向高阶路由器芯片的高效并行管理方法及架构

    公开(公告)号:CN110519174A

    公开(公告)日:2019-11-29

    申请号:CN201910869890.2

    申请日:2019-09-16

    Abstract: 本发明公开了一种面向高阶路由器芯片的高效并行管理方法及架构,包括:将路由器的端口分为多个组别;管理请求下发时,由总管部件将管理请求并行推送至各个组别,然后由各个组别采用串推的方式将管理请求推送至其组别内的各个端口;管理应答返回时,由各个组别按端口顺序收集其组别内各个端口的管理应答,然后各个组别按照其组别顺序将其收集的所有管理应答返回至总管部件。本发明能够硬件实现同时对多个端口维护管理,能够节省大量交互时间,有效提高片上维护管理效率。

    磁盘阵列控制装置及控制方法

    公开(公告)号:CN101470582B

    公开(公告)日:2012-12-19

    申请号:CN200710160667.8

    申请日:2007-12-26

    Abstract: 一种磁盘阵列控制装置及控制方法。所述磁盘阵列控制装置包括,数据分组单元、奇偶校验单元及总线控制单元,其中,所述数据分组单元用于选择一个磁盘阵列所用总线位宽的约数作为数据分组的大小,并根据数据分组大小从所获得的存储数据中选取数据组成分组数据;所述奇偶校验单元用于按位从所述的每一组分组数据中选取对应位进行异或运算来获得每一个奇偶校验值;所述总线控制单元用于将所述奇偶校验值写入用于存储奇偶校验值的磁盘,将所述各组分组数据分别写入各自对应的存储磁盘。所述磁盘阵列控制装置及控制方法提高了数据文件的安全性。

    插件板、具有该插件板的交换机及交换机设计方法

    公开(公告)号:CN102571361A

    公开(公告)日:2012-07-11

    申请号:CN201010593559.1

    申请日:2010-12-17

    Abstract: 本实施例公开了插件板、具有该插件板的交换机及交换机设计方法;其中交换机包括中板和多个结构相同的插件板;每个插件板包括两个端口交换芯片、一个内连交换芯片、端口连接器和中板连接器;端口交换芯片的端口被划分为数量相同的外连端口和内连端口;外连端口与端口连接器连接;内连端口分别连接每个插件板中内连交换芯片;其中需要跨插件板连接的内连端口和交换芯片的端口分别与中板连接器连接;通过中板连接器与设有连接电路的中板插接,实现不同插件板的内连端口和内连交换芯片的连接。本实施例通过有效地提高了交换机插件板的集成度和减少了插件板的使用数量,从而使得交换机的组装密度加大,进而也就有效地减小了交换机的体积。

Patent Agency Ranking