-
公开(公告)号:CN106325767A
公开(公告)日:2017-01-11
申请号:CN201610677216.0
申请日:2016-08-16
Applicant: 北京控制工程研究所
IPC: G06F3/06
CPC classification number: G06F3/0614 , G06F3/0658
Abstract: 一种基于时间参数拟合处理的异步数据存储方法,首先将目标原始数据预置异步存储单元中,获取目标数据后存储至异步存储单元中,并根据当前FPGA确定采集时刻点数量,然后对目标数据按照采集时刻点进行数据采集,得到采集时刻点确认集合,将采集时刻点确认集合中数据依次与异步存储单元预置的原始数据进行对比,得到每个采集时刻点的有效权重系数,最后根据有效权重系数选取得到适应的采集时刻点,控制外部控制算法处理模块进行数据采集、处理,完成处理数据存储。本发明解决了现有技术使用异步存储单元与其他功能模块进行数据交互时,数据采集输出响应时间易随外部环境变化的问题,为异步存储单元数据提供了高速、稳定、可靠的读取访问方法。
-
公开(公告)号:CN105956302A
公开(公告)日:2016-09-21
申请号:CN201610306021.5
申请日:2016-05-10
Applicant: 北京控制工程研究所
IPC: G06F17/50
CPC classification number: G06F17/5081
Abstract: 一种可配置的抗辐射芯片前端网表自动生成方法,采用可配置的抗辐射数字标准单元库进行设计,并采用可配置的TIP的测试激励来进行验证,步骤为:基于IP构建起芯片的RTL代码;采用抗辐射指标可配置的单元库进行综合;基于IP构建可配置的测试集合;根据IP在芯片设计时的参数定义配置相应的测试集合;基于配置后的测试集合和设计的RTL代码构建起仿真验证环境;启动仿真验证并将相应的测试集合注入以验证设计的正确性;验证其正确性后生成最终的前端网表。本发明方法实现简单并且大幅减少了基于IP的抗辐射芯片设计与验证的开销,提升了基于IP的抗辐射加固的芯片设计与验证的效率,实现了前端网表的高效自动生成。
-
公开(公告)号:CN120046302A
公开(公告)日:2025-05-27
申请号:CN202411939912.5
申请日:2024-12-26
Applicant: 北京控制工程研究所
IPC: G06F30/20
Abstract: 多领域融合的数字样机开发系统及其数字样机构建方法,属于数字样机技术领域。本发明通过引入FACE架构,将其他领域的专业模型,重新虚拟化建模,将多尺度、多维度的模型进行统一,使得不同学科领域的专业模型可以综合集成,得到完整的数字样机模型。同时,虚拟化建模后,模型可以与运行平台解耦,实现模型在不同运行平台上的复用,从而使模型可以无缝贯穿系统设计阶段与系统实现阶段,避免模型的重复开发与测试,可以进一步提高航天器系统研发效率。
-
公开(公告)号:CN114840257B
公开(公告)日:2024-10-25
申请号:CN202210301072.4
申请日:2022-03-24
Applicant: 北京控制工程研究所
Abstract: 一种可编程归一化协处理器数据处理系统及方法,该方法设计了一种通用数据处理架构,降低逻辑资源占用,提高数据处理速度,减少软件计算量,将复杂、多种类的数据处理归一化,该方法高效、灵活且具有普适性。已经成功应用于星载新一代微型静态红外地球敏感器研制。
-
公开(公告)号:CN117437970A
公开(公告)日:2024-01-23
申请号:CN202311539321.4
申请日:2023-11-17
Applicant: 北京控制工程研究所
Abstract: 本发明涉及抗辐射集成电路技术领域,特别涉及一种具有存储器空间单粒子翻转检测能力的星载计算机系统。系统包括:处理器、总线、存储器、存储器接口控制器、纠检错模块和检测模块;存储器包含若干个存储字,每一个存储字含有若干个存储位和若干个校验位;检测模块用于根据存储器在当前检测周期中发生单存储位错变的存储字的数量,调整下一个检测周期的时长,并在各检测周期通过总线、存储器接口控制器和纠检错模块对存储器进行空间单粒子翻转检测和纠正;纠检错模块通过存储器接口控制器与存储器连接,纠检错模块用于对每一个存储字中的单存储位错变进行检测和纠正。本方案不仅不占用处理器的运算资源,还可以自适应地调整检测周期的时长。
-
公开(公告)号:CN117421144A
公开(公告)日:2024-01-19
申请号:CN202311583814.8
申请日:2023-11-24
Applicant: 北京控制工程研究所
Abstract: 本发明涉及处理器可靠性设计技术领域,特别涉及一种具有故障检测与恢复功能的双核锁步处理器系统。系统包括:主处理器、从处理器、故障检测与恢复模块、输出缓存和状态信息缓存;主处理器设置有第一状态读取部件和第一恢复部件,从处理器设置有第二状态读取部件和第二恢复部件;状态读取部件用于在每一个时钟周期读取对应处理器内所有存储部件的状态信息并发送至故障检测与恢复模块,故障检测与恢复模块用于对输出信息和状态信息进行比对确定是否故障;恢复部件用于在故障时,控制对应处理器复位,并将故障检测与恢复模块发来的目标状态信息恢复至对应处理器。本方案能够实现处理器所有部件状态的完全恢复,且可以提高故障恢复功能的可靠性。
-
公开(公告)号:CN109558649B
公开(公告)日:2023-06-09
申请号:CN201811327576.3
申请日:2018-11-08
Applicant: 北京控制工程研究所
IPC: G06F30/327 , G06F30/3308 , G06F30/25
Abstract: 一种面向宇航芯片的寄存器单粒子效应模拟仿真方法,通过构建参数化的寄存器故障仿真模型,将芯片网表中的正常寄存器仿真模型随机替换为寄存器故障仿真模型,替换的数量由空间环境设置的宇航芯片的错误翻转率和芯片中寄存器的总数决定,寄存器的错误发生时间在0到最大仿真时间中随机选择,通过仿真工具模拟仿真故障模块行为,进而验证芯片级寄存器容错策略的有效性。本发明无需分析代码,也无需单独设计测试用例,既可以对单粒子效应软错误进行仿真,也可对高能单粒子效应形成的硬错误进行仿真。本发明的方法可以支持宇航辐射加固研究,可以应用于单粒子效应故障容错设计的验证分析。
-
公开(公告)号:CN115291965A
公开(公告)日:2022-11-04
申请号:CN202210761755.8
申请日:2022-06-29
Applicant: 北京控制工程研究所
IPC: G06F9/445
Abstract: 一种低成本高可靠系统软件加载启动实现方法及系统,硬件实现了片上系统在加电后自动实现系统软件的加载和启动功能,可替代传统的用于系统软件加载启动的片外PROM存储器芯片。上述硬件采用组合逻辑电路实现,当处理器访问前8kB地址时,该硬件电路可以返回相应的可执行程序代码数据。增加了MUX数据选通,由外部启动方式选择信号指定选通路径,用于选择处理器从片内启动,或者由片外PROM存储器中启动。当用户选择从片外PROM存储器中启动时,启动过程与启动结果与传统的系统软件加载启动方法一致。
-
公开(公告)号:CN107977289B
公开(公告)日:2020-10-23
申请号:CN201711083696.9
申请日:2017-11-07
Applicant: 北京控制工程研究所
Abstract: 本发明涉及一种热备份计算机中多模冗余总线容错架构及其控制方法,属于通信技术领域。本发明根据空间站制导导航控制分系统特性,设计一种包含M条总线的热备份计算机多模冗余总线容错架构。根据任务需求,使众多的敏感器、执行结构合理的分布于M条总线上。空间站制导导航控制计算机的各个单机设计有N路总线控制线路,分别连接在M条总线中的N条总线。正常情况下,每台单机控制一条总线,即每台单机的一路总线控制器工作在主控模式,其他N‑1路总线控制器作为冗余备份工作在监听/休眠模式。采用该种热备份计算机多模冗余总线容错架构及其控制方法,满足了复杂长寿命制导导航控制分系统对总线长期高可靠且总线数据吞吐带宽高的性能要求。
-
公开(公告)号:CN108647161A
公开(公告)日:2018-10-12
申请号:CN201810340474.9
申请日:2018-04-17
Applicant: 北京控制工程研究所
Abstract: 一种记录访存地址历史的硬件监测电路,包括监测区域配置单元、仲裁控制单元、标记存储器、标记位计数单元、优先级内容寻址存储体j、二级优先级内容寻址存储体、多路选择器。本发明与现有技术相比,通过采用两级优先级内容寻址存储体,可对多个非连续的地址空间进行监测,监测粒度可以进行配置选择,实现监测范围和监测粒度的折衷优化,为热备份计算机中单机失步后的数据信息同步过程提供了硬件支持。
-
-
-
-
-
-
-
-
-