-
公开(公告)号:CN115295039A
公开(公告)日:2022-11-04
申请号:CN202210759362.3
申请日:2022-06-29
Applicant: 北京控制工程研究所
IPC: G11C11/406 , G11C29/42
Abstract: 一种抗单粒子翻转效应累积的存储器闲时刷新方法及系统,在处理器访问存储器稀疏或空闲时,启动读取操作对存储器中的数据进行刷新,并对已经发生单粒子翻转的数据进行校验和纠正,且记录错误现场和向处理器发送中断,将错误发生地址、读取的源数据和校验码存储到相应的寄存器中,待处理器读取判断;刷新过程由可编程存储器自主访问部件执行,刷新期间处理器可执行除存储器访问之外的其他运算程序;刷新过程结束后处理器可正常访问存储器。本发明能够在处理器访问存储器任务稀疏或空闲的状态下,不占用处理器的运算资源,自主完成存储器的刷新任务,防止空间应用中存储器单粒子翻转产生的错误发生累积,由单位错变为双位错或多位错。
-
公开(公告)号:CN114840257A
公开(公告)日:2022-08-02
申请号:CN202210301072.4
申请日:2022-03-24
Applicant: 北京控制工程研究所
Abstract: 一种可编程归一化协处理器数据处理系统及方法,该方法设计了一种通用数据处理架构,降低逻辑资源占用,提高数据处理速度,减少软件计算量,将复杂、多种类的数据处理归一化,该方法高效、灵活且具有普适性。已经成功应用于星载新一代微型静态红外地球敏感器研制。
-
公开(公告)号:CN104579314B
公开(公告)日:2018-05-01
申请号:CN201410844496.0
申请日:2014-12-30
Applicant: 北京控制工程研究所
IPC: H03K19/177
Abstract: 本发明提供一种针对SRAM型FPGA的可靠性优化方法,该方法包括如下步骤:以查找表LUT为单位,建立含有逻辑屏蔽效应的功能等价类;对网表中各查找表的可靠性进行评估;根据可靠性评估的结果,对于电路中输入地址线未完全使用的查找表,进行可靠性优化;对优化后的电路可靠性进行评估,计算优化效果;本发明充分利用FPGA电路中存在的空闲资源,在不带来额外面积开销的前提下有效提高电路可靠性,并且具有计算复杂度低,对电路性能影响小,不依赖于特定FPGA芯片物理结构,应用范围广等特点。
-
公开(公告)号:CN104572213B
公开(公告)日:2017-11-07
申请号:CN201510036911.4
申请日:2015-01-23
Applicant: 北京控制工程研究所
IPC: G06F9/445
Abstract: 本发明涉及一种星载控制计算机的重构方法,该方法的步骤包括:(1)、对计算机单元的FPGA进行系统划分;(2)、地面控制中心计算机单元的FPGA配置文件;(3)、地面控制中心发送所述FPGA配置文件到数管分系统;(4)、数管分系统将所述FPGA配置文件发送到整星总线上;(5)、计算机单元在当班工作状态下进行重构操作;该方法采用SRAM型FPGA替换原有星载计算机的中央处理器,并在原有星载计算机上设计重构控制电路和重构配置数据存储器与该SRAM型FPGA的配置接口连接,该SRAM型FPGA划分为可重构区和固定区,可以实现星载控制计算机完成在轨重构,使得星载计算机在轨期间能够在地面的控制下,使用上行注入的配置文件实时改变功能。
-
公开(公告)号:CN104484309A
公开(公告)日:2015-04-01
申请号:CN201410790968.9
申请日:2014-12-18
Applicant: 北京控制工程研究所
IPC: G06F15/78
Abstract: 本发明涉及一种支持部分可重构的航天用SoC的实现方法,通过在SoC中定义动态系统与静态系统,并对两个系统进行不同的设计,在系统运行的过程中能够对FPGA上的部分逻辑进行重配置,而未经配置的部分的逻辑功能不发生改变,使得动态部分可重构既具有软件的灵活性,又具有硬件的高效性,能够有效解决现有SOC内部功能和结构无法改变的现状,同时通过部分重构技术能够周期性地刷新配置位流,防止配置位流发生单粒子翻转,提高了SOC的可靠性和容错能力,使SOC的功能变更更加灵活。
-
公开(公告)号:CN103955571A
公开(公告)日:2014-07-30
申请号:CN201410163317.7
申请日:2014-04-22
Applicant: 北京控制工程研究所
IPC: G06F17/50
Abstract: 本发明涉及一种针对抗辐照芯片的软错误注入和验证方法,属于抗辐照芯片的验证技术领域,特别适用于宇航等有抗辐照要求的芯片的软错误注入和验证。该方法通过将错误注入模型与从网表中提取的寄存器列表来生成UCLI命令集,并将这些命令集与常规的验证平台并行运行,这种方法一方面不影响正常的验证流程从而节省了整个验证流程的时间使得传统验证平台开发与错误注入模型建立可以并行进行,另一方面,通过错误注入模型的参数设定灵活配置错误注入的方式从而减少了传统方法中分析代码单独设计测试用例的时间开销。本发明采用将传统的验证平台与UCLI命令集并行执行的方式,不需要对验证平台进行二次开发,有利于芯片已有验证平台的复用,减少时间开销。
-
公开(公告)号:CN119621614A
公开(公告)日:2025-03-14
申请号:CN202411706797.7
申请日:2024-11-26
Applicant: 北京控制工程研究所
Abstract: 本发明公开了一种基于SPI接口的可靠性数据传输方法,属于数据通信技术领域。方法包括:所述SPI接口包括主控端和从控端,所述从控端设置有从控发送队列,从控端当存在所需向主控端发送的从控数据时,将从控数据写入至所述从控发送队列中;所述方法还包括:主控端周期性按照发送数据帧格式向从控端发送主控数据;从控端针对主控端每次发送的主控数据向主控端进行数据反馈,通过结合主控端发送的主控数据以及所述从控发送队列中是否存在从控数据,确定向主控端进行数据反馈时是否反馈有效数据;其中,从控端是按照接收数据帧格式向主控端进行数据反馈的。本发明能够提高SPI接口的主从端数据传输的可靠性。
-
公开(公告)号:CN115189793B
公开(公告)日:2024-11-29
申请号:CN202210617884.X
申请日:2022-06-01
Applicant: 北京控制工程研究所
IPC: H04L43/0852
Abstract: 一种时间触发以太网透传时钟精确测量系统及方法,测量架构包括本地时钟控制模块、时间同步状态机模块、PCF帧发送调度模块、物理层数据帧发送侦听模块、物理层数据帧接收侦听模块,对透传时钟值进行精确测量,包含物理层延迟开销、MAC层延迟开销以及MAC层和物理层之间的硬件延迟开销,通过增加相应的硬件电路记录相应的时间点进行精确测量,最终获取精确的透传时钟值。
-
公开(公告)号:CN116257396A
公开(公告)日:2023-06-13
申请号:CN202310176585.1
申请日:2023-02-14
Applicant: 北京控制工程研究所
IPC: G06F11/22 , G06F11/263 , G06F9/30
Abstract: 本发明提供了一种基于HDL的寄存器文件单粒子故障注入测试系统及方法。该方法在RTL级通过增加故障注入控制模块,同时对寄存器文件读写端口进行修改,在正常的读写端口之外,再增加一路写端口和一路读端口,该对读写端口用于故障注入,可以实现以不同的方式(随机或定概率)向寄存器文件的不同位置(精确到bit)注入不同类型的单粒子故障(SEU和MBU)。本方法结合VCS仿真工具,可以在容错设计前期获取容错方法的有效性,可以通过故障注入及程序运行结果统计,获取容错设计前后的故障率变化,以确定当前的容错算法是否有效,为容错方法改进提供依据。
-
公开(公告)号:CN115189793A
公开(公告)日:2022-10-14
申请号:CN202210617884.X
申请日:2022-06-01
Applicant: 北京控制工程研究所
IPC: H04J3/06 , H04L43/0852
Abstract: 一种时间触发以太网透传时钟精确测量系统及方法,测量架构包括本地时钟控制模块、时间同步状态机模块、PCF帧发送调度模块、物理层数据帧发送侦听模块、物理层数据帧接收侦听模块,对透传时钟值进行精确测量,包含物理层延迟开销、MAC层延迟开销以及MAC层和物理层之间的硬件延迟开销,通过增加相应的硬件电路记录相应的时间点进行精确测量,最终获取精确的透传时钟值。
-
-
-
-
-
-
-
-
-