-
公开(公告)号:CN113255897B
公开(公告)日:2023-07-07
申请号:CN202110655204.9
申请日:2021-06-11
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种卷积神经网络的池化计算单元,属于数字电路领域。本发明包括36个基本计算单元C0~C35和4个结果计算单元R0~R3;基本计算单元和所述结果计算单元均受表征池化类型的信号控制;当进行池化计算时,输入特征图像整行按顺序从输入端口输入,池化计算流水建立之后,池化计算单元按顺序每周期给出相应的输出图像数据;N个池化计算单元能够同时进行4N个池化尺寸为2x2或3x3的池化计算,或者N个池化尺寸为5x5的池化计算。本发明可根据池化计算的具体类型和尺寸灵活配置,增加了池化计算单元的可用性;该池化计算单元扩展简单,根据需求和系统开销灵活确定其计算并行度;输入图像数据复用大大减少了功耗。
-
公开(公告)号:CN113157205B
公开(公告)日:2023-03-14
申请号:CN202110218614.7
申请日:2021-02-26
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种NAND阵列的控制方法、控制器、电子设备及存储介质,包括以下过程:按应用需求创建配置命令;将配置命令进行命令仲裁;依次解析命令仲裁后的配置命令并创建命令轨,将创建的命令轨进行执行;命令轨执行完成,生成回应表,所述回应表包括配置命令对应的所有命令轨的执行状态,通过中断通知CPU,CPU读取回应表。本发明中CPU面向应用级的配置命令,而NAND闪存的操作序列根据配置命令自动构建命令轨实现,在多通道多片闪存阵列控制时可显著降低CPU的负载率。同时,通过命令轨编号可直接由回应表获取该命令轨的执行状态,可以实现闪存运行状态的准确获取。
-
公开(公告)号:CN112965924B
公开(公告)日:2023-02-24
申请号:CN202110218615.1
申请日:2021-02-26
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种AHB‑to‑AXI桥接器及激进式处理方法,包括全局控制参数配置模块用于设置有限状态机控制模块先验条件以及设置AXI主机接口模块和AHB从机接口模块的访问粒度;有限状态机控制模块用于处理来自AHB从机接口模块的协议转换模块的命令请求,监测协议转换模块的运行状态和主机接口模块的运行状态;依据有限状态机控制模块的跳转条件,执行有限状态机控制模块的状态转移,并产生AXI主机接口模块的访问请求信息以及AHB从机接口模块和AXI主机接口模块,本发明能提升AHB主机在以不定长增量式突发类型高效率访问AXI从机设备时的访问带宽和数据吞吐效率,访问效率较现有技术提升约12倍。
-
公开(公告)号:CN112965924A
公开(公告)日:2021-06-15
申请号:CN202110218615.1
申请日:2021-02-26
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种AHB‑to‑AXI桥接器及激进式处理方法,包括全局控制参数配置模块用于设置有限状态机控制模块先验条件以及设置AXI主机接口模块和AHB从机接口模块的访问粒度;有限状态机控制模块用于处理来自AHB从机接口模块的协议转换模块的命令请求,监测协议转换模块的运行状态和主机接口模块的运行状态;依据有限状态机控制模块的跳转条件,执行有限状态机控制模块的状态转移,并产生AXI主机接口模块的访问请求信息以及AHB从机接口模块和AXI主机接口模块,本发明能提升AHB主机在以不定长增量式突发类型高效率访问AXI从机设备时的访问带宽和数据吞吐效率,访问效率较现有技术提升约12倍。
-
-
-