-
公开(公告)号:CN112631986A
公开(公告)日:2021-04-09
申请号:CN202011580095.0
申请日:2020-12-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G06F15/173 , G06F15/177 , G06F9/50
Abstract: 本发明公开的一种大规模DSP并行计算装置,旨在提供一种开发环境简单,可移植性好,安全可靠的DSP并行计算装置。本发明通过下述技术方案实现:背板单元利用高速印制板PCB布线技术引出安装槽位的RIO网络与网络交换单元进行连接,每个数字信号处理器DSP芯片子卡板载DDR3芯片与加载FLASH芯片和EEPROM芯片阵列协同实现并行计算单元,DSP芯片线阵排列对称分布连接在网络交换单元的两边;控制单元通过网线连接网络交换单元,完成网络路由,基于测点计算的子任务动态分发给各计算节点,自动分配计算资源给新建立的任务,通过接收用户下发的计算任务,自动分配DSP计算资源,采用不同进程或同一进程完成所有迭代计算。
-
公开(公告)号:CN111858465A
公开(公告)日:2020-10-30
申请号:CN202010609939.3
申请日:2020-06-29
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的大规模矩阵QR分解并行计算结构涉及数字信号处理领域,旨在提供一种并行逻辑清晰,吞吐率高、延迟低的三级并行计算结构,本发明通过下述技术方案实现:在采用多核处理器芯片构建处理器集群系统和QR分解并行计算结构中,顶层架构将待分解矩阵分割成多个数据分片,通过多核处理器节点间互联的通信网络分发到各级节点,各级节点根据二叉树完整结构依次逐级计算,每级节点并行计算;中层架构进行矩阵分块,沿着对角子阵逐层进行运算;底层架构利用处理器指令集进行多数据并行的矢量计算,完成单核的QR分解和乘法操作。多核处理器集群采用逐层分解的结构实现大规模矩阵的QR并行分解。
-
公开(公告)号:CN112631986B
公开(公告)日:2024-04-02
申请号:CN202011580095.0
申请日:2020-12-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G06F15/173 , G06F15/177 , G06F9/50
Abstract: 本发明公开的一种大规模DSP并行计算装置,旨在提供一种开发环境简单,可移植性好,安全可靠的DSP并行计算装置。本发明通过下述技术方案实现:背板单元利用高速印制板PCB布线技术引出安装槽位的RIO网络与网络交换单元进行连接,每个数字信号处理器DSP芯片子卡板载DDR3芯片与加载FLASH芯片和EEPROM芯片阵列协同实现并行计算单元,DSP芯片线阵排列对称分布连接在网络交换单元的两边;控制单元通过网线连接网络交换单元,完成网络路由,基于测点计算的子任务动态分发给各计算节点,自动分配计算资源给新建立的任务,通过接收用户下发的计算任务,自动分配DSP计算资源,采用不同进程或同一进程完成所有迭代计算。
-
公开(公告)号:CN110442446A
公开(公告)日:2019-11-12
申请号:CN201910580688.8
申请日:2019-06-29
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G06F9/50
Abstract: 本发明公开的一种实时处理高速数字信号数据流的方法,旨在提供一种具备扩展性和移植性的实时处理高速数据流的方法。本发明通过下述技术方案予以实现:在通用调度域中,系统控制器接收处理节点控制器上报资源状态和心跳检测信息,任务驱动器将实时计算图分解为多个任务组,向系统控制器申请每个任务组运行的计算资源,向对应的节点控制器发送各个任务组的执行请求;节点控制器接收任务组管理器的状态上报,响应任务驱动器的发送执行器文件,创建一个或多个任务组管理器,并上报资源使用情况;任务组管理器监控实时计算域中执行器的运行;实时计算域中每个执行器根据运行参数,实时处理从前置顶点输入的数据流,对高速数据信号流进行实时协同处理。
-
公开(公告)号:CN109030926A
公开(公告)日:2018-12-18
申请号:CN201810683126.1
申请日:2018-06-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G01R19/25
Abstract: 本发明公开了一种多通道电压采集模块,利用本发明电路组成结构简单,易扩展、功耗低。并通过下述技术方案实现:模数转换芯片AD7327通过高速串行外设接口SPI连接包含了大规模可编程门阵列FPGA的模块支持单元MSU而组成多通道电压采集的核心硬件架构;板载电压通用标准电路单元将板载电压模拟信号输入到AD7327中的内置模拟通道选择器,模拟通道选择器根据IN0至IN7通道依次选择板载电压通用标准电路单元先后输出的电压选择信号到模数转换器ADC进行模数转换,控制逻辑寄存器将产生的电压范围为0~10V的控制参数反馈到模数转换器ADC,列化出高数串行总线至DIN总线转串口,读取转换结果到AD7327驱动器中完成模数转换的循环。
-
公开(公告)号:CN110515889B
公开(公告)日:2022-12-13
申请号:CN201910685499.7
申请日:2019-07-27
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种嵌入式FPGA集群智能计算平台硬件框架,旨在提出一种能够灵活调度计算资源,应用模型更换方便的硬件框架。本发明通过下述技术方案予以实现:运行系统框架软件的主节点通过簇控制类总线将簇节点信息管理包、算法模型包、配置参数和簇节点状态回传包下发到各个簇节点;接收并解析各簇节点信息管理包、算法模型包和配置参数包。控制类处理器将应用算法模型部署到簇节点,并通过应用算法启停控制模块来控制算法模型的启停;通过模型参数通道的AXI总线传输算法模型参数到簇节点的大规模逻辑计算单元节点;每个大规模计算单元运行应用算法模型的业务数据,从数据源中输入,计算处理完的数据通过业务数据总线发送回数据源。
-
公开(公告)号:CN110515889A
公开(公告)日:2019-11-29
申请号:CN201910685499.7
申请日:2019-07-27
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种嵌入式FPGA集群智能计算平台硬件框架,旨在提出一种能够灵活调度计算资源,应用模型更换方便的硬件框架。本发明通过下述技术方案予以实现:运行系统框架软件的主节点通过簇控制类总线将簇节点信息管理包、算法模型包、配置参数和簇节点状态回传包下发到各个簇节点;接收并解析各簇节点信息管理包、算法模型包和配置参数包。控制类处理器将应用算法模型部署到簇节点,并通过应用算法启停控制模块来控制算法模型的启停;通过模型参数通道的AXI总线传输算法模型参数到簇节点的大规模逻辑计算单元节点;每个大规模计算单元运行应用算法模型的业务数据,从数据源中输入,计算处理完的数据通过业务数据总线发送回数据源。
-
公开(公告)号:CN113542169B
公开(公告)日:2023-06-06
申请号:CN202110730546.2
申请日:2021-06-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H04L27/00
Abstract: 本发明公开的一种数字调制信号差分星座信息提取与调制识别方法,抗噪能量强、不受载频估计偏差影响。本发明通过下述技术方案实现:首先,将截获信号转换为复数形式,并构建码元截断数据矩阵A,再对A进行奇异值分解,并统计较大奇异值个数;其次,根据模值大小将第一左奇异向量中元素进行分组;然后,提取各组模值元素对应的差分星座信息;最后,根据奇异值较大值个数、第一左奇异向量元素模值分组个数及各组元素差分相位峰值个数及相位值,完成截获数据中蕴含的幅度、相位等调制信息提取,实现信号调制方式识别。本发明避免了识别的类型有限且扩展不方便的缺陷。可以提高接收机的自动化程度,增强实时侦听能力。
-
公开(公告)号:CN110769037B
公开(公告)日:2021-12-07
申请号:CN201910929156.0
申请日:2019-09-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种嵌入式边缘计算平台资源配置方法,旨在为嵌入式边缘计算平台提供一种简单可靠、可快速部署的分布式计算资源配置方法。本发明通过下述技术方案予以实现:以Json文件为载体,按照计算图中的数据传播路径和节点计算操作,对Json文件进行编排,并将需额外补充的计算操作程序一起打包成一个压缩文件;然后,将计算任务(即Json文件包)注入嵌入式边缘计算平台,自动解析Json文件,恢复出计算图,并根据计算图对计算、通信资源的需求进行分解,形成映射图;最后,使用映射图完成计算需求到硬件资源的部署;如映射未成功,则可根据失败反馈的原因,对计算图的分解方式进行调整,形成新的映射图后进行再次映射。
-
公开(公告)号:CN113542169A
公开(公告)日:2021-10-22
申请号:CN202110730546.2
申请日:2021-06-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H04L27/00
Abstract: 本发明公开的一种数字调制信号差分星座信息提取与调制识别方法,抗噪能量强、不受载频估计偏差影响。本发明通过下述技术方案实现:首先,将截获信号转换为复数形式,并构建码元截断数据矩阵A,再对A进行奇异值分解,并统计较大奇异值个数;其次,根据模值大小将第一左奇异向量中元素进行分组;然后,提取各组模值元素对应的差分星座信息;最后,根据奇异值较大值个数、第一左奇异向量元素模值分组个数及各组元素差分相位峰值个数及相位值,完成截获数据中蕴含的幅度、相位等调制信息提取,实现信号调制方式识别。本发明避免了识别的类型有限且扩展不方便的缺陷。可以提高接收机的自动化程度,增强实时侦听能力。
-
-
-
-
-
-
-
-
-