-
公开(公告)号:CN113472483B
公开(公告)日:2023-06-02
申请号:CN202110730547.7
申请日:2021-06-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种数字调制信号码元速率及码元转换时刻盲估计方法,适用性强、鲁棒性高,抗噪能力强。本发明通过下述技术方案实现:首先,将观测时长内的数据构造为M×N的Hankel数据矩阵,并对矩阵分块后进行奇异值分解;然后,取第一、二、三个左奇异向量包络并进行FFT,将获得三个奇异向量包络的频谱相加,检测三个频谱的和在非零频处的最大谱值所对应频率为码元速率;然后,根据估计的码元速率产生检测脉冲,计算不同延迟量的检测脉冲与平滑滤波后的第二奇异向量包络的点积和,利用码元截断数据矩阵与同维度其它形式数据矩阵奇异值能力分布差异选择正确的码元转换时刻,码元转换时刻再延迟码片采样点的是二分之一即为最佳采样时刻。
-
公开(公告)号:CN109921861B
公开(公告)日:2021-05-11
申请号:CN201910094580.8
申请日:2019-01-31
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H04B15/00
Abstract: 本发明公开的一种多通道数字抗干扰SIP模块,旨在提供一种可以有效减小系统尺寸,提高系统集成度的SIP模块。本发明通过下述技术方案予以实现:模数转换芯片组、数字抗干扰算法芯片顺次串联,通过数字抗干扰算法芯片输出端连接数模转换芯片_No.1和数模转换芯片_No.2组成多通道数字抗干扰SIP模块,模数转换芯片组ADCs将多通道输入的模拟信号送入数字抗干扰算法芯片,分为两路进行处理,一路通过数模转换芯片_No.1进行数字波束形成,另一路通过数模转换芯片_No.2进行自适应抗干扰处理,根据外部计算机输出控制信号提供的模块工作所需要的角度,频率信息,将自适应抗干扰处理后的干扰数字信号转换为模拟信号输出。
-
公开(公告)号:CN112287555A
公开(公告)日:2021-01-29
申请号:CN202011198181.5
申请日:2020-10-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种多维度电磁信号智能计算平台,涉及复杂电磁环境下的信号级智能计算平台,本发明通过下述技术方案实现:地图模块导入多维态势地图,选择所需计算的覆盖区域和栅格精度,为电磁传播模型提供计算地理信息;电磁传播模型调用地图模块在地图中所展示的电子设备的电磁态势、部署位置和运行轨迹的信息,模拟不同电子设备在不同电磁环境下的工作过程,根据上述信息和计算结果生成具体的计算任务,将计算任务提交至信号级仿真框架软件,根据电磁传播模型和多维度智能测试模型对接收计算任务进行智能计算,硬件运行平台提取智能计算结果信号特征,得到各个设备接收到的所有信号在时域、频域、波形域、能量域、空间域的多个维度的特征。
-
公开(公告)号:CN112631986A
公开(公告)日:2021-04-09
申请号:CN202011580095.0
申请日:2020-12-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G06F15/173 , G06F15/177 , G06F9/50
Abstract: 本发明公开的一种大规模DSP并行计算装置,旨在提供一种开发环境简单,可移植性好,安全可靠的DSP并行计算装置。本发明通过下述技术方案实现:背板单元利用高速印制板PCB布线技术引出安装槽位的RIO网络与网络交换单元进行连接,每个数字信号处理器DSP芯片子卡板载DDR3芯片与加载FLASH芯片和EEPROM芯片阵列协同实现并行计算单元,DSP芯片线阵排列对称分布连接在网络交换单元的两边;控制单元通过网线连接网络交换单元,完成网络路由,基于测点计算的子任务动态分发给各计算节点,自动分配计算资源给新建立的任务,通过接收用户下发的计算任务,自动分配DSP计算资源,采用不同进程或同一进程完成所有迭代计算。
-
公开(公告)号:CN111858465A
公开(公告)日:2020-10-30
申请号:CN202010609939.3
申请日:2020-06-29
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的大规模矩阵QR分解并行计算结构涉及数字信号处理领域,旨在提供一种并行逻辑清晰,吞吐率高、延迟低的三级并行计算结构,本发明通过下述技术方案实现:在采用多核处理器芯片构建处理器集群系统和QR分解并行计算结构中,顶层架构将待分解矩阵分割成多个数据分片,通过多核处理器节点间互联的通信网络分发到各级节点,各级节点根据二叉树完整结构依次逐级计算,每级节点并行计算;中层架构进行矩阵分块,沿着对角子阵逐层进行运算;底层架构利用处理器指令集进行多数据并行的矢量计算,完成单核的QR分解和乘法操作。多核处理器集群采用逐层分解的结构实现大规模矩阵的QR并行分解。
-
公开(公告)号:CN107356944B
公开(公告)日:2020-07-17
申请号:CN201710411984.6
申请日:2017-06-01
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明提出的提高卫星导航阵列天线抗干扰性能的方法,旨在提供一种能有效抑制强干扰,增强天线输出信噪比的抗干扰方法。本发明通过下述技术方案予以实现:在创建的阵列信号接收模型中,各通道依次经过变频信道、A/D模数转换及数据预处理延时,得到连续的空时二维快拍数据,并通过数据复制形成多个虚拟阵列,每个虚拟阵列都对应一个独立的空时二维抗干扰模块,该模块分别选取不同的阵元作为主阵元,并且将该阵元通道接收的信号作为参考数据,实现基于功率倒置的空时联合自适应抗干扰,各个抗干扰模块的输出通过二次波束合成模块直接相加,最终合成后的数字中频信号通过D/A数模转换及上变频模块输出模拟信号给后端的卫星导航接收机。
-
公开(公告)号:CN107356944A
公开(公告)日:2017-11-17
申请号:CN201710411984.6
申请日:2017-06-01
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明提出的提高卫星导航阵列天线抗干扰性能的方法,旨在提供一种能有效抑制强干扰,增强天线输出信噪比的抗干扰方法。本发明通过下述技术方案予以实现:在创建的阵列信号接收模型中,各通道依次经过变频信道、A/D模数转换及数据预处理延时,得到连续的空时二维快拍数据,并通过数据复制形成多个虚拟阵列,每个虚拟阵列都对应一个独立的空时二维抗干扰模块,该模块分别选取不同的阵元作为主阵元,并且将该阵元通道接收的信号作为参考数据,实现基于功率倒置的空时联合自适应抗干扰,各个抗干扰模块的输出通过二次波束合成模块直接相加,最终合成后的数字中频信号通过D/A数模转换及上变频模块输出模拟信号给后端的卫星导航接收机。
-
公开(公告)号:CN112631986B
公开(公告)日:2024-04-02
申请号:CN202011580095.0
申请日:2020-12-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G06F15/173 , G06F15/177 , G06F9/50
Abstract: 本发明公开的一种大规模DSP并行计算装置,旨在提供一种开发环境简单,可移植性好,安全可靠的DSP并行计算装置。本发明通过下述技术方案实现:背板单元利用高速印制板PCB布线技术引出安装槽位的RIO网络与网络交换单元进行连接,每个数字信号处理器DSP芯片子卡板载DDR3芯片与加载FLASH芯片和EEPROM芯片阵列协同实现并行计算单元,DSP芯片线阵排列对称分布连接在网络交换单元的两边;控制单元通过网线连接网络交换单元,完成网络路由,基于测点计算的子任务动态分发给各计算节点,自动分配计算资源给新建立的任务,通过接收用户下发的计算任务,自动分配DSP计算资源,采用不同进程或同一进程完成所有迭代计算。
-
公开(公告)号:CN110412620A
公开(公告)日:2019-11-05
申请号:CN201910580679.9
申请日:2019-06-29
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种抗干扰天线信号处理装置,旨在克服传统卫星导航天线抗干扰能力弱的问题。本发明通过下述技术方案予以实现:在FPGA中首先完成M个通道间相位校准,对校准后的中频采样信号进行低中频IQ分解,IQ分解后的采样数据分成两路,一路进行直接波束合成,并通过内插上变频数模转换成中频信号1输出,另一路进行自适应抗干扰处理,进行相干自适应迭代算出每个通道需要的加权值,将完成干扰信号抑制的信号通过内插上变频数模转换模块转换恢复成中频信号,然后将4个通道数据加权叠加后送给后端数字模拟转换器DAC,以电流、电压或电荷的形式将数字信号转换为抗干扰后中频模拟信号2输出,送往后端GPS接收机中完成信号解调接收。
-
公开(公告)号:CN108462521A
公开(公告)日:2018-08-28
申请号:CN201810143419.0
申请日:2018-02-11
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H04B7/08
Abstract: 本发明公开的一种自适应阵列天线的抗干扰实现方法,旨在提供一种计算量小,实时性强,抗干扰效果更好的抗干扰方法。本发明通过下述技术方案予以实现:在天线阵元数为M的均匀圆阵天线中,数据预处理模块将M路数字信号进行N阶时域抽头得到连续的空时二维快拍数据,同时根据上位机提供的期望信号来向得到空时二维导向矢量;最小方差无失真响应MVDR算法简化实现模块利用空时二维导向矢量计算导向矢量剩余矩阵,再结合空时二维快拍数据根据其内置的波束合成模块和权值迭代模块同时进行空时二维波束合成和空时二维权值迭代;阵列输出模块将波束合成后的数字信号经数模DA转换器转换成模拟信号,模拟信号经上变频模块上变频输出送给后端处理机。
-
-
-
-
-
-
-
-
-