星载电子系统管理控制设备

    公开(公告)号:CN109634673A

    公开(公告)日:2019-04-16

    申请号:CN201811483241.0

    申请日:2018-12-06

    CPC classification number: G06F9/4401 G06F8/60 G06F9/5027

    Abstract: 本发明公开的一种星载电子系统管理控制设备,旨在提供一种自主可控、计算资源调度灵活的管理控制设备。本发明通过下述技术方案予以实现:在硬件架构系统中,处理器龙芯3A外挂与用户交互的串口UART;输入输出系统BIOS、FLASH存储器通过LPC总线相连处理器龙芯3A;处理器龙芯3A通过DDR3内存分别连接对应的DDR3颗粒,通过HT总线连接桥片龙芯2H;桥片龙芯2H通过PHY控制器连接前兆网口来加载应用功能镜像,通过PCIE总线连接PCIE转RIO桥片运行ReWorks操作系统,解析基于包交换互联协议;输入输出系统BIOS、FLASH存储器通过LPC总线启动程序,完成桥片龙芯2H的PCIE总线协议到RIO总线协议的转换。

    多模式自适应内外参考时钟复用分配电路

    公开(公告)号:CN114050825B

    公开(公告)日:2023-02-28

    申请号:CN202111278167.0

    申请日:2021-10-30

    Abstract: 本发明公开的一种多模式自适应内外参考时钟复用分配电路,能自适应复用内外参考时钟,且具备时钟分频分配能力。本发明通过下述技术方案实现:FPGA以含PLL资源的锁定指示信号和接地调试接口控制电路输入模式信号作为判决条件,判断工作模式和外部参考时钟是否正常,通过逻辑判决输出选通信号信号,选择内部或外部参考时钟到次级锁相环电路,实现内外参考时钟自适应复用;末级时钟分配网络对次级锁相环电路输出时钟进行分频,为板级各电路组件提供分频时钟,分别得到各组电路组件的具体时钟频率,以及自适应调试模式、正常工作模式、外参考异常模式和外参考恢复模式等多种工作模式下的参考时钟复用,完成到模块内各电路组件输出时钟的分频和分配。

    多模式自适应内外参考时钟复用分配电路

    公开(公告)号:CN114050825A

    公开(公告)日:2022-02-15

    申请号:CN202111278167.0

    申请日:2021-10-30

    Abstract: 本发明公开的一种多模式自适应内外参考时钟复用分配电路,能自适应复用内外参考时钟,且具备时钟分频分配能力。本发明通过下述技术方案实现:FPGA以含PLL资源的锁定指示信号和接地调试接口控制电路输入模式信号作为判决条件,判断工作模式和外部参考时钟是否正常,通过逻辑判决输出选通信号信号,选择内部或外部参考时钟到次级锁相环电路,实现内外参考时钟自适应复用;末级时钟分配网络对次级锁相环电路输出时钟进行分频,为板级各电路组件提供分频时钟,分别得到各组电路组件的具体时钟频率,以及自适应调试模式、正常工作模式、外参考异常模式和外参考恢复模式等多种工作模式下的参考时钟复用,完成到模块内各电路组件输出时钟的分频和分配。

    全数字卫星信号模拟源
    4.
    发明公开

    公开(公告)号:CN108462524A

    公开(公告)日:2018-08-28

    申请号:CN201810268915.9

    申请日:2018-03-29

    Abstract: 本发明提出的一种全数字卫星信号模拟源,旨在提供一种能够提供UQPSK等多调制方式的模拟源。本发明通过下述技术方案予以实现:模拟源板卡将预先在Matlab中编码产生的编码数据,通过主控板到模拟源板卡的PCIE总线接口传输到现场可编程门阵列FPGA产生32路DDS调制数据,模拟源板卡上的DSP通过SRIO接口接收主控板下发的编码方式、调制方式和编码数据源选择开关信号的控制参数,并将解析后的上述控制参数通过EMIF总线分别输入到现场可编程门阵列FPGA中的信道编码单元、信号调制单元和选择器,信道编码单元根据输入差分编码、卷积编码不同的编码方式,数模转换器将通道数据转换为高中频模拟信号,高中频模拟信号被送入模拟处理部分,输出多模、码速率连续可变的高中频宽带卫星模拟信号。

    多通道电压采集模块
    5.
    发明公开

    公开(公告)号:CN109030926A

    公开(公告)日:2018-12-18

    申请号:CN201810683126.1

    申请日:2018-06-28

    Abstract: 本发明公开了一种多通道电压采集模块,利用本发明电路组成结构简单,易扩展、功耗低。并通过下述技术方案实现:模数转换芯片AD7327通过高速串行外设接口SPI连接包含了大规模可编程门阵列FPGA的模块支持单元MSU而组成多通道电压采集的核心硬件架构;板载电压通用标准电路单元将板载电压模拟信号输入到AD7327中的内置模拟通道选择器,模拟通道选择器根据IN0至IN7通道依次选择板载电压通用标准电路单元先后输出的电压选择信号到模数转换器ADC进行模数转换,控制逻辑寄存器将产生的电压范围为0~10V的控制参数反馈到模数转换器ADC,列化出高数串行总线至DIN总线转串口,读取转换结果到AD7327驱动器中完成模数转换的循环。

Patent Agency Ranking