半导体装置
    2.
    发明授权

    公开(公告)号:CN103633142B

    公开(公告)日:2016-08-03

    申请号:CN201310093453.9

    申请日:2013-03-22

    Abstract: 本发明提供一种半导体装置,能够在耐压水准相互不同的多个种类的DMOS之间,使对基板穿通耐压成为一定值以上。实施方式的半导体装置,具备:第一导电型的第一半导体层;以及第二导电型的第二半导体层,在每个相互分离的第一区域和第二区域中,设置在上述第一半导体层上的一部分。并且,上述第一区域中的、连接上述第四半导体层与上述第六半导体层的方向上的上述第一绝缘膜的两端间的第一距离比上述第二区域中的上述第一距离长,上述第一区域中的、上述第二绝缘膜在上述第二半导体层的内周侧的端缘与上述第三半导体层在上述第二半导体层的外周侧的端缘之间的第二距离比上述第二区域中的上述第二距离短。

    半导体装置
    3.
    发明公开

    公开(公告)号:CN110911488A

    公开(公告)日:2020-03-24

    申请号:CN201910018501.5

    申请日:2019-01-09

    Abstract: 实施方式提供可靠性高的半导体装置。实施方式的半导体装置具备:第一导电型的半导体部分;绝缘性部分,设于所述半导体部分的上层部分,划分有源区;第二导电型的源极区域以及漏极区域,设于所述有源区内,并沿与所述半导体部分的上表面平行的第一方向相互分离;以及设于所述半导体部分的上方的栅极电极。所述栅极电极配置于所述源极区域与所述漏极区域之间的区域的正上方区域以及所述有源区的与所述第一方向正交的第二方向上的端部的正上方区域。

    半导体装置
    4.
    发明公开

    公开(公告)号:CN103633142A

    公开(公告)日:2014-03-12

    申请号:CN201310093453.9

    申请日:2013-03-22

    Abstract: 本发明提供一种半导体装置,能够在耐压水准相互不同的多个种类的DMOS之间,使对基板穿通耐压成为一定值以上。实施方式的半导体装置,具备:第一导电型的第一半导体层;以及第二导电型的第二半导体层,在每个相互分离的第一区域和第二区域中,设置在上述第一半导体层上的一部分。并且,上述第一区域中的、连接上述第四半导体层与上述第六半导体层的方向上的上述第一绝缘膜的两端间的第一距离比上述第二区域中的上述第一距离长,上述第一区域中的、上述第二绝缘膜在上述第二半导体层的内周侧的端缘与上述第三半导体层在上述第二半导体层的外周侧的端缘之间的第二距离比上述第二区域中的上述第二距离短。

Patent Agency Ranking