制造半导体器件的方法
    1.
    发明公开

    公开(公告)号:CN1711624A

    公开(公告)日:2005-12-21

    申请号:CN200380103011.2

    申请日:2003-11-05

    CPC classification number: H01L27/11502 H01L27/11507 H01L28/55

    Abstract: 一种具有包含铁电薄膜的电容结构的半导体器件,其通过如下方法形成:在具有适合于生长具有平面(111)的铁电单晶薄膜层的表面的单晶衬底10上,形成:包含Pb且具有与该衬底表面平行的平面(111)的铁电单晶薄膜12’(或包含Pb且取向与平行于该衬底表面的平面(111)平行的铁电多晶薄膜)、以及半导体器件的部分电路16,以由此制备具有所述包含Pb的铁电薄膜和所述半导体器件的部分电路的单晶衬底10;以及将所述单晶衬底10接合到已经预先形成有该半导体器件的另一电路的另一衬底上,以便将此两个电路连接。由此获得的半导体器件中的电容包括具有大极化电荷量的铁电薄膜。该半导体器件可以用作高可靠性的非易失性存储器。

    制造半导体器件的方法
    3.
    发明授权

    公开(公告)号:CN100376015C

    公开(公告)日:2008-03-19

    申请号:CN200380103011.2

    申请日:2003-11-05

    CPC classification number: H01L27/11502 H01L27/11507 H01L28/55

    Abstract: 一种具有包含铁电薄膜的电容结构的半导体器件,其通过如下方法形成:在具有适合于生长具有平面(111)的铁电单晶薄膜层的表面的单晶衬底10上,形成:包含Pb且具有与该衬底表面平行的平面(111)的铁电单晶薄膜12’(或包含Pb且取向与平行于该衬底表面的平面(111)平行的铁电多晶薄膜)、以及半导体器件的部分电路16,以由此制备具有所述包含Pb的铁电薄膜和所述半导体器件的部分电路的单晶衬底10;以及将所述单晶衬底10接合到已经预先形成有该半导体器件的另一电路的另一衬底上,以便将此两个电路连接。由此获得的半导体器件中的电容包括具有大极化电荷量的铁电薄膜。该半导体器件可以用作高可靠性的非易失性存储器。

Patent Agency Ranking