-
公开(公告)号:CN119418739A
公开(公告)日:2025-02-11
申请号:CN202411462092.5
申请日:2024-10-18
Applicant: 北京控制工程研究所
IPC: G11C11/406 , G11C16/10
Abstract: 本发明提供了一种DRAM数据安全策略管理方法和装置,该方法包括:获取目标DRAM的最大刷新周期和处理器的硬件上电复位时间;根据所接收到的任务需求,确定目标DRAM的刷新方式和读写任务时间;根据刷新方式和任务需求,确定自刷新所用时间;根据最大刷新周期、自刷新所用时间、硬件上电复位时间和读写任务时间,确定处理器发生复位时的自刷新最晚完成时间。本方案提供了DRAM的可靠自刷新方法,在发生硬件复位时仍能完成DRAM的自刷新,保障了数据安全。
-
公开(公告)号:CN103490747A
公开(公告)日:2014-01-01
申请号:CN201310372742.2
申请日:2013-08-23
Applicant: 北京控制工程研究所
IPC: H03K3/02
Abstract: 一种多通道可配置的脉冲发生方法,步骤为:(1)将N路脉冲发生通道划分为相互独立的M组,每组包含P路脉冲发生通道,通过多路选通器使得每组只有一路脉冲输出;(2)对于M组中的每一组,根据该组包含的P路脉冲发生通道所对应的控制对象,将该组包含的P路脉冲发生通道进行优先级排序;(3)分别设定每组中P路脉冲发生通道所需的脉冲宽度和脉冲相位,脉冲宽度均为具体数值,脉冲相位为各通道之间的相位差值;(4)对于每一组,首先产生优先级最高通道所需宽度和相位的脉冲信号并输出;然后产生优先级排在次高的通道所需宽度脉冲信号,依次类推,直至本组中所有P路脉冲通道所需的脉冲依照优先级关系依次输出完毕。
-
公开(公告)号:CN103530196A
公开(公告)日:2014-01-22
申请号:CN201310439347.1
申请日:2013-09-24
Applicant: 北京控制工程研究所
IPC: G06F11/00
Abstract: 一种FPGA单粒子翻转防护方法,采用状态机的方式对FPGA的逻辑状态进行控制,所述的状态机包括一个空闲状态和N个逻辑状态,所述的N个逻辑状态依次转换,每一个逻辑状态都对应FPGA中设定的一个逻辑状态;FPGA上电或者复位完成后,状态机初始处于空闲状态;当设定的FPGA所要跳转的逻辑状态的触发条件不满足时,状态机控制FPGA保持当前的逻辑状态,当设定的FPGA所要跳转的逻辑状态的触发条件满足时,状态机控制FPGA进入对应的逻辑状态;当发生单粒子故障导致FPGA跳转至无效状态或者非设定的下一个逻辑状态时,状态机控制FPGA复位并返回初始状态,等待对下一次触发条件进行判断并对FPGA的逻辑状态进行控制。
-
公开(公告)号:CN119718746A
公开(公告)日:2025-03-28
申请号:CN202411802174.X
申请日:2024-12-09
Applicant: 北京控制工程研究所
Abstract: 本发明涉及空间容错技术领域,特别涉及一种多维度COTS器件智能计算系统可靠性设计方法。方法包括:在所述智能计算模块和每一个对外接口模块内部分别设置一个对应的故障检测和恢复模块、设置一个分别与所述智能计算模块和所述对外接口模块连接的长时延系统级看门狗;长时延系统级看门狗包括锁存仲裁电路和多路长时延脉冲发生器,锁存仲裁电路用于接收智能计算模块和N个对外接口模块发送的清除信号,经锁存和仲裁后分别对每路长时延脉冲发生器的计时进行清除,若计时超出第一设定时延后输出第一复位信号,对对应的智能计算模块或对外接口模块进行复位重启。本方案,采用两级可靠性设计,相较于备份设计,可以节省对空间和计算资源的占用。
-
公开(公告)号:CN103490747B
公开(公告)日:2015-10-21
申请号:CN201310372742.2
申请日:2013-08-23
Applicant: 北京控制工程研究所
IPC: H03K3/02
Abstract: 一种多通道可配置的脉冲发生方法,步骤为:(1)将N路脉冲发生通道划分为相互独立的M组,每组包含P路脉冲发生通道,通过多路选通器使得每组只有一路脉冲输出;(2)对于M组中的每一组,根据该组包含的P路脉冲发生通道所对应的控制对象,将该组包含的P路脉冲发生通道进行优先级排序;(3)分别设定每组中P路脉冲发生通道所需的脉冲宽度和脉冲相位,脉冲宽度均为具体数值,脉冲相位为各通道之间的相位差值;(4)对于每一组,首先产生优先级最高通道所需宽度和相位的脉冲信号并输出;然后产生优先级排在次高的通道所需宽度脉冲信号,依次类推,直至本组中所有P路脉冲通道所需的脉冲依照优先级关系依次输出完毕。
-
-
-
-