-
公开(公告)号:CN119449241A
公开(公告)日:2025-02-14
申请号:CN202411507552.1
申请日:2024-10-28
Applicant: 中国电子科技集团公司第十研究所
Abstract: 本发明公开了一种复杂电子系统RapidIO链路质量保障方法、装置、介质及系统,属于航天测控通信领域,方法包括:系统交换芯片间设置至少两条以上的冗余连接;系统为每个交换芯片预留配置NVram;管理软件根据新插入功能的通信需求及NVram中已存在的路由配置,重新计算新插入功能的端口路由;新计算出的端口路由存入相关交换芯片的配置NVram中,再次上电后即生效。本发明提供了一种系统及软件实现简单的方案,可以降低已有功能和新插入功能间的高速通信干扰影响。
-
公开(公告)号:CN117651051A
公开(公告)日:2024-03-05
申请号:CN202311595179.5
申请日:2023-11-24
Applicant: 中国电子科技集团公司第十研究所
IPC: H04L67/1095 , H04L67/1097 , H04L67/145 , H04L67/288 , H04L67/30 , H04L67/562
Abstract: 本发明公开了一种嵌入式云平台分布式高可用架构的动静态数据同步方法,属于管理嵌入式节点的分布式云平台领域,包括步骤:S1,搭建嵌入式云平台分布式高可用架构,至少包含两台及以上的云平台主备服务器;S2,嵌入式云平台分布式高可用架构系统运行中,包括:当在实时动态数据同步时,将嵌入式板卡与云平台服务器建立长连接,云平台生成对应板卡芯片的虚拟代理,并通过虚拟代理实时广播芯片信息到所有分布式云平台服务器;当同步需要云平台落盘的静态数据时,云平台主节点通过rsync组件同步广播数据到所有备节点服务器。本发明可通过纯软件的方式,在不增加系统复杂度,使用较简单少依赖的组件库的情况下实现动静态数据的实时同步。
-
公开(公告)号:CN119254609A
公开(公告)日:2025-01-03
申请号:CN202411331490.3
申请日:2024-09-24
Applicant: 中国电子科技集团公司第十研究所
IPC: H04L41/0663 , H04L43/10
Abstract: 本发明提供一种RapidIO网络主备同步异常的处理方法及系统,所述处理方法包括:识别RapidIO主网络出现异常的阶段;针对RapidIO主网络不同阶段的异常,备网络中的备网管采用不同处理方法进行对应处理;其中,RapidIO主网络在初始化阶段异常时,备网管重新扫描整个RapidIO网络;RapidIO主网络在运行阶段异常时,备网管通过主网管同步的信息与一次状态扫描,保证RapidIO网络信息的完整。本发明通过对RapidIO网络中运行阶段分类,针对不同阶段的RapidIO主网管异常情况下,备网络中的备网管的处理方法不同,保证了RapidIO网络信息的完整,从而提高了系统的稳定性。
-
公开(公告)号:CN118449920A
公开(公告)日:2024-08-06
申请号:CN202410566611.6
申请日:2024-05-09
Applicant: 中国电子科技集团公司第十研究所
IPC: H04L49/201 , H04L41/0806
Abstract: 本发明提供一种UDP组播节点可变场景下国产网络芯片的初始化方法、介质及装置,该方法为,通过先强制主机模式再自适应模式的方式完成国产网络芯片的初始化,从而避免在UDP组播节点可变场景下,向未占用的端口发送数据,保障其余端口的性能和通信成功率。
-
公开(公告)号:CN117850899A
公开(公告)日:2024-04-09
申请号:CN202311595610.6
申请日:2023-11-24
Applicant: 中国电子科技集团公司第十研究所
IPC: G06F9/445 , G06F8/41 , G06F16/16 , G06F12/0897 , G06F12/10
Abstract: 本发明公开了一种国产DSP的多核启动程序转换方法及装置,属于国产芯片应用领域,包括:使用DSP芯片的私有地址编译程序得到out文件,复制多份后使用转换工具将多份out文件合并转换为dat文件;参考生成out文件时的map数据映射文件,根据map数据映射文件中每个数据段的内存首地址和长度,定位保存在dat文件中每个内核位于高速缓存上的全部数据段;S300,将定位到的数据段内存地址信息,依次由私有地址改为全局地址形式;依据map数据映射文件中的代码段地址和长度,找到dat文件中多个内核各自的代码段数据,且仅保留第1段。本发明克服了现有M6678多核程序转换方法的局限性,具有适用性强和效率高的优点。
-
公开(公告)号:CN119652477A
公开(公告)日:2025-03-18
申请号:CN202411502146.6
申请日:2024-10-25
Applicant: 中国电子科技集团公司第十研究所
Abstract: 本发明公开了一种国产交换芯片高速信号质量评估方法、装置、介质及系统,属于嵌入式系统领域,方法包括步骤:针对国产交换芯片上报PortWrite事件,利用1800芯片的伪随机二进制序列PRBS发生器,对交换芯片的lane进行随机序列误码率测试。本发明具有低成本,操作简单和结果准确的优点。
-
公开(公告)号:CN119961663A
公开(公告)日:2025-05-09
申请号:CN202411919675.6
申请日:2024-12-25
Applicant: 中国电子科技集团公司第十研究所
IPC: G06F18/2135 , G06F18/241
Abstract: 本发明公开了一种基于低秩变换的残差智能检测方法及装置,其中方法包括:对训练数据和测试数据进行预处理,并通过鲁棒性主成分分析对预处理后的训练数据进行分解处理,得到低秩矩阵L和误差矩阵;对低秩矩阵L进行反解得到变换矩阵T,并针对特征向量空间,计算训练数据和测试数据在变换矩阵T之外的残差;结合训练数据在残差空间的投影,计算训练特征对应的投影误差的阈值,并根据测试数据在残差空间的投影和阈值输出识别结果。本发明通过提取数据空间的低秩特征部分,反解求出变换矩阵,在筛除通信大量数据冗余信息的同时保留了数据的主要特征,具有可靠性和有效性。
-
公开(公告)号:CN119675826A
公开(公告)日:2025-03-21
申请号:CN202411707792.6
申请日:2024-11-27
Applicant: 中国电子科技集团公司第十研究所
IPC: H04L1/00 , H04L49/111
Abstract: 本申请公开了一种基于RapidIO的速率自适应方法、装置、设备及存储介质,首先主控节点扫描RapidIO网络,根据速率配置表中的速率信息更新各个交换芯片端口的速率,在RapidIO网络中的RapidIO节点的通信速率需要改变的情况下,接收RapidIO节点上报的速率变更请求,之后根据速率变更请求所体现的所需速率,查找RapidIO节点对应的交换芯片ID号和端口号,修改交换芯片端口的速率寄存器,并将速率寄存器的速率设置为所需速率,之后进行端口复位,检查修改后的所需速率与修改预期是否一致,最后等待RapidIO节点并通过port‑write包上报RapidIO节点的入网状态。通过动态调整RapidIO节点的通信速率,满足了系统在不同功能下对RapidIO节点速率的要求。
-
-
-
-
-
-
-