-
公开(公告)号:CN117850899A
公开(公告)日:2024-04-09
申请号:CN202311595610.6
申请日:2023-11-24
Applicant: 中国电子科技集团公司第十研究所
IPC: G06F9/445 , G06F8/41 , G06F16/16 , G06F12/0897 , G06F12/10
Abstract: 本发明公开了一种国产DSP的多核启动程序转换方法及装置,属于国产芯片应用领域,包括:使用DSP芯片的私有地址编译程序得到out文件,复制多份后使用转换工具将多份out文件合并转换为dat文件;参考生成out文件时的map数据映射文件,根据map数据映射文件中每个数据段的内存首地址和长度,定位保存在dat文件中每个内核位于高速缓存上的全部数据段;S300,将定位到的数据段内存地址信息,依次由私有地址改为全局地址形式;依据map数据映射文件中的代码段地址和长度,找到dat文件中多个内核各自的代码段数据,且仅保留第1段。本发明克服了现有M6678多核程序转换方法的局限性,具有适用性强和效率高的优点。
-
公开(公告)号:CN119294327A
公开(公告)日:2025-01-10
申请号:CN202411340434.6
申请日:2024-09-25
Applicant: 中国电子科技集团公司第十研究所
Abstract: 本发明公开了一种低延时虚拟EMIF软件设计方法、装置、介质及系统,属于航天测控领域,方法包括步骤:ZYNQ芯片PS单元与PL单元之间采用AXI总线进行连接,PL单元与FPGA芯片之间采用离散线互连;PL单元中的虚拟EMIF读写控制模块用于实现AXI总线时序转换为虚拟EMIF总线时序,输出的虚拟EMIF总线相关信号以离散线的方式通过PL单元与FPGA芯片之间的片间连线进行连接。本发明提供了一种简单可靠,可以降低数据收发传输延时,提高系统数据传输实时性的解决方案。
-
公开(公告)号:CN117651051A
公开(公告)日:2024-03-05
申请号:CN202311595179.5
申请日:2023-11-24
Applicant: 中国电子科技集团公司第十研究所
IPC: H04L67/1095 , H04L67/1097 , H04L67/145 , H04L67/288 , H04L67/30 , H04L67/562
Abstract: 本发明公开了一种嵌入式云平台分布式高可用架构的动静态数据同步方法,属于管理嵌入式节点的分布式云平台领域,包括步骤:S1,搭建嵌入式云平台分布式高可用架构,至少包含两台及以上的云平台主备服务器;S2,嵌入式云平台分布式高可用架构系统运行中,包括:当在实时动态数据同步时,将嵌入式板卡与云平台服务器建立长连接,云平台生成对应板卡芯片的虚拟代理,并通过虚拟代理实时广播芯片信息到所有分布式云平台服务器;当同步需要云平台落盘的静态数据时,云平台主节点通过rsync组件同步广播数据到所有备节点服务器。本发明可通过纯软件的方式,在不增加系统复杂度,使用较简单少依赖的组件库的情况下实现动静态数据的实时同步。
-
公开(公告)号:CN119299470A
公开(公告)日:2025-01-10
申请号:CN202411340366.3
申请日:2024-09-25
Applicant: 中国电子科技集团公司第十研究所
IPC: H04L67/1095 , H04L41/0663 , H04L1/22 , H04L47/62 , H04L41/0803
Abstract: 本发明公开了一种RapidIO双端口链路配置同步数据收发方法、装置、介质及系统,属于航天测控领域,方法包括步骤:首先,主管理节点、备管理节点、通信节点1~通信节点N及FPGA节点均通过RapidIO总线接入RapidIO交换网络;其次,FPGA节点包含RIO1与RIO2两个RapidIO端口组成。任意一个RapidIO端口被重新配置时,会自动将配置信息同步给另外一个RapidIO端口,使得系统在故障状态下,不需要对FPGA节点RapidIO端口进行重新配置的操作。本发明提供了一种硬件成本低,故障重构时间短,降低驱动与用户逻辑之间耦合性,可提高系统整体工作效能的方案。
-
-
-