波形可移植性初始验证量化评估方法、装置、设备及介质

    公开(公告)号:CN117349135A

    公开(公告)日:2024-01-05

    申请号:CN202311324474.7

    申请日:2023-10-12

    Abstract: 本发明公开了波形可移植性初始验证量化评估方法、装置、设备及介质,该方法包括获取每一项波形可移植性初始验证要素的评价结果,根据所述评价结果计算每项验证要素各个评价等级对应的隶属度,所述评价结果包括评价等级、每项权重系数和每个评价等级对应的评价人数;获取每项验证要素各个评价等级对应的量化评估值,并以各个评价等级对应的隶属度与对应的量化评估值的乘积之和作为软件资源能力子项综合量化结果值。本发明能够在给定待移植波形及波形待移植部署软硬件平台的前提下,计算出波形可移植性初始验证量化评估结果。

    星载电子系统管理控制设备

    公开(公告)号:CN109634673A

    公开(公告)日:2019-04-16

    申请号:CN201811483241.0

    申请日:2018-12-06

    CPC classification number: G06F9/4401 G06F8/60 G06F9/5027

    Abstract: 本发明公开的一种星载电子系统管理控制设备,旨在提供一种自主可控、计算资源调度灵活的管理控制设备。本发明通过下述技术方案予以实现:在硬件架构系统中,处理器龙芯3A外挂与用户交互的串口UART;输入输出系统BIOS、FLASH存储器通过LPC总线相连处理器龙芯3A;处理器龙芯3A通过DDR3内存分别连接对应的DDR3颗粒,通过HT总线连接桥片龙芯2H;桥片龙芯2H通过PHY控制器连接前兆网口来加载应用功能镜像,通过PCIE总线连接PCIE转RIO桥片运行ReWorks操作系统,解析基于包交换互联协议;输入输出系统BIOS、FLASH存储器通过LPC总线启动程序,完成桥片龙芯2H的PCIE总线协议到RIO总线协议的转换。

    多模式自适应内外参考时钟复用分配电路

    公开(公告)号:CN114050825B

    公开(公告)日:2023-02-28

    申请号:CN202111278167.0

    申请日:2021-10-30

    Abstract: 本发明公开的一种多模式自适应内外参考时钟复用分配电路,能自适应复用内外参考时钟,且具备时钟分频分配能力。本发明通过下述技术方案实现:FPGA以含PLL资源的锁定指示信号和接地调试接口控制电路输入模式信号作为判决条件,判断工作模式和外部参考时钟是否正常,通过逻辑判决输出选通信号信号,选择内部或外部参考时钟到次级锁相环电路,实现内外参考时钟自适应复用;末级时钟分配网络对次级锁相环电路输出时钟进行分频,为板级各电路组件提供分频时钟,分别得到各组电路组件的具体时钟频率,以及自适应调试模式、正常工作模式、外参考异常模式和外参考恢复模式等多种工作模式下的参考时钟复用,完成到模块内各电路组件输出时钟的分频和分配。

    多模式自适应内外参考时钟复用分配电路

    公开(公告)号:CN114050825A

    公开(公告)日:2022-02-15

    申请号:CN202111278167.0

    申请日:2021-10-30

    Abstract: 本发明公开的一种多模式自适应内外参考时钟复用分配电路,能自适应复用内外参考时钟,且具备时钟分频分配能力。本发明通过下述技术方案实现:FPGA以含PLL资源的锁定指示信号和接地调试接口控制电路输入模式信号作为判决条件,判断工作模式和外部参考时钟是否正常,通过逻辑判决输出选通信号信号,选择内部或外部参考时钟到次级锁相环电路,实现内外参考时钟自适应复用;末级时钟分配网络对次级锁相环电路输出时钟进行分频,为板级各电路组件提供分频时钟,分别得到各组电路组件的具体时钟频率,以及自适应调试模式、正常工作模式、外参考异常模式和外参考恢复模式等多种工作模式下的参考时钟复用,完成到模块内各电路组件输出时钟的分频和分配。

    全数字卫星信号模拟源
    8.
    发明公开

    公开(公告)号:CN108462524A

    公开(公告)日:2018-08-28

    申请号:CN201810268915.9

    申请日:2018-03-29

    Abstract: 本发明提出的一种全数字卫星信号模拟源,旨在提供一种能够提供UQPSK等多调制方式的模拟源。本发明通过下述技术方案予以实现:模拟源板卡将预先在Matlab中编码产生的编码数据,通过主控板到模拟源板卡的PCIE总线接口传输到现场可编程门阵列FPGA产生32路DDS调制数据,模拟源板卡上的DSP通过SRIO接口接收主控板下发的编码方式、调制方式和编码数据源选择开关信号的控制参数,并将解析后的上述控制参数通过EMIF总线分别输入到现场可编程门阵列FPGA中的信道编码单元、信号调制单元和选择器,信道编码单元根据输入差分编码、卷积编码不同的编码方式,数模转换器将通道数据转换为高中频模拟信号,高中频模拟信号被送入模拟处理部分,输出多模、码速率连续可变的高中频宽带卫星模拟信号。

    一种用于进行矩阵奇异值分解的CPU-FPGA异构计算架构

    公开(公告)号:CN119739677A

    公开(公告)日:2025-04-01

    申请号:CN202411829338.8

    申请日:2024-12-12

    Abstract: 本申请公开了一种用于进行矩阵奇异值分解的CPU‑FPGA异构计算架构,包括虚拟化的FPGA,且所述FPGA被划分为静态区、服务区以及动态区;所述FPGA基于虚拟内存加载资源调度算法,使得服务区能够根据具体需求加载相应功能电路,并在不需要相应功能时,将服务区相应的硬件资源分配给动态区;其中,所述静态区包括:PGA和CPU通信的xDMA数据通路、对动态区和服务区进行分区以及部分重构的电路;所述动态区包括:读写状态机、旁路转换缓冲TLB、用户逻辑接口UIL以及存放用户逻辑的可部分重构的用户逻辑区域,且所述用户逻辑区域被划分为若干vFPGA,各vFPGA加载有单边Jacobi矩阵奇异值分解算法。通过本申请架构设计简化了异构加速算法的开发流程,并实现了奇异值分解计算的高效并行。

    一种软件无线电波形快速移植工作方法

    公开(公告)号:CN117394870A

    公开(公告)日:2024-01-12

    申请号:CN202311167094.7

    申请日:2023-09-11

    Abstract: 本发明公开了一种软件无线电波形快速移植工作方法,属于软件无线电领域,其包括以下步骤;将参与软件无线电波形跨平台移植工作的角色分为提供方、移植方及测试方三个角色;要求提供方提供四个方面的要素;测试方根据提供数据进行SRTF标准符合性及功能正确性测试;测试方根据提供数据进行测试,并根据测试结果及波形特性需求,判断该软件无线电硬件能力是否能满足预设波形的需求;要求移植方按照SRTF规范进行波形应用软件编码,并在提供方提供的软件开发环境上完成编译,生成可执行二进制目标代码文件,部署在提供方提供的软件无线电硬件平台上,完成该波形在该软件无线电硬件平台上的移植工作。

Patent Agency Ranking