-
公开(公告)号:CN104904017B
公开(公告)日:2017-09-29
申请号:CN201380067793.2
申请日:2013-12-26
Applicant: 株式会社神户制钢所
IPC: H01L29/786 , C01G19/00 , H01L21/336
CPC classification number: H01L29/7869 , C01G19/00 , H01L21/465 , H01L21/47635 , H01L21/477 , H01L29/24 , H01L29/45 , H01L29/66969 , H01L29/78606
Abstract: 本发明提供一种不具有蚀刻阻挡层的背沟道蚀刻型(BCE型)的薄膜晶体管(TFT),所述薄膜晶体管TFT的氧化物半导体层对TFT制造时的源‑漏电极形成时所使用的酸蚀刻溶液的耐性优异,且应力耐受性优异。所述薄膜晶体管的特征在于,在基板上至少依次具有栅电极、栅极绝缘膜、氧化物半导体层、源‑漏电极、以及保护所述源‑漏电极的保护膜,所述氧化物半导体层由Sn、选自In、Ga及Zn中的1种以上的元素、和O构成,在薄膜晶体管的层叠方向截面中,通过[100×(源‑漏电极端正下方的氧化物半导体层的膜厚‑氧化物半导体层中央部的膜厚)/源‑漏电极端正下方的氧化物半导体层的膜厚]求得的值为5%以下。
-
公开(公告)号:CN105683884A
公开(公告)日:2016-06-15
申请号:CN201480058893.3
申请日:2014-11-12
Applicant: 株式会社神户制钢所
CPC classification number: C23C14/3414 , B32B15/016 , C22C21/00 , C22C21/12 , C22C22/00 , C22C27/04 , C23C14/0036 , C23C14/0641 , C23C14/086 , C23C14/165 , C23C14/185 , G06F3/044 , G06F2203/04103 , H01J37/3429
Abstract: 本发明提供一种优选用于以电容方式的触控面板传感器等为代表的输入装置中的电阻率低且反射率低的新型电极;及其制造方法。该电极是具有如下层叠结构的电极:由Al膜或Al合金膜构成的第1层;以及包含Al及选自Mn、Cu、Ti和Ta中的至少一种元素的Al合金的第2层,其一部分氮化。
-
公开(公告)号:CN105324835A
公开(公告)日:2016-02-10
申请号:CN201480035855.6
申请日:2014-06-24
Applicant: 株式会社神户制钢所
IPC: H01L21/336 , H01L29/786
CPC classification number: H01L29/78693 , H01L21/477 , H01L27/1214 , H01L27/1222 , H01L27/1225 , H01L29/247 , H01L29/66969 , H01L29/78606 , H01L29/7869 , H01L29/78696
Abstract: 本发明的薄膜晶体管在基板上至少具有栅电极、栅极绝缘膜、氧化物半导体层、源-漏电极以及两层以上的保护膜。所述氧化物半导体层由Sn、从由In、Ga以及Zn构成的组中选择的一种以上的元素、以及O形成。另外,所述两层以上的保护膜至少由与所述氧化物半导体层相接的第一保护膜、以及所述第一保护膜以外的一层以上的第二保护膜构成,所述第一保护膜是SiOx膜且氢浓度为3.5原子%以下。
-
公开(公告)号:CN101919060B
公开(公告)日:2012-09-12
申请号:CN200980101632.4
申请日:2009-01-15
Applicant: 株式会社神户制钢所
IPC: H01L29/786 , C22C21/00 , G02F1/1368 , G09F9/30 , H01L21/336
CPC classification number: H01L29/458
Abstract: 本发明提供不会发生源电极与漏电极的干蚀刻率降低或蚀刻残留的情况下,可在半导体层与作为源电极或漏电极的布线金属之间省略屏障金属的薄膜晶体管基板及显示设备。本发明是具有半导体层(1)、源电极(2)、漏电极(3)及透明导电膜(4)的薄膜晶体管基板,其中,源电极(2)及漏电极(3)由Al合金薄膜形成,所述Al合金薄膜通过利用干蚀刻法的图案化来形成,且含有0.1~1.5原子%的Si和/或Ge、0.1~3.0原子%的Ni和/或Co以及0.1~0.5原子%的La和/或Nd。
-
公开(公告)号:CN101542696B
公开(公告)日:2011-01-26
申请号:CN200780044289.5
申请日:2007-11-27
Applicant: 株式会社神户制钢所
IPC: H01L21/3205 , C23C14/14 , C23C14/34 , H01L21/285 , H01L23/52 , H01L29/786
CPC classification number: H01L29/4908 , H01L23/53219 , H01L27/124 , H01L29/458 , H01L2924/0002 , H01L2924/00
Abstract: 本发明提供显示装置用Al合金膜、使用该Al合金膜的显示装置及显示装置用的溅射靶材,所述显示装置用Al合金膜在基板上与导电性氧化膜直接连接,Al合金膜含有Ge0.05~0.5原子%,含有Gd及/或La合计为0.05~0.45原子%。本发明的Al合金膜未设置阻挡金属,即使导电性氧化膜和Al合金膜直接连接,导电性氧化膜和Al合金膜之间的粘接性也很高、接触电阻率低,优选干法刻蚀性能优异。
-
公开(公告)号:CN101335294A
公开(公告)日:2008-12-31
申请号:CN200810128672.5
申请日:2008-06-23
Applicant: 株式会社神户制钢所
IPC: H01L29/45 , H01L29/786 , H01L21/28
CPC classification number: H01L27/124 , H01L29/458
Abstract: 提供一种即使减少Al合金中的合金元素,仍能够降低与透明氧化物导电膜的接触阻抗的低接触阻抗型电极,和用于制造这种电极的有用的方法,以及具有这种电极的显示装置。本发明的低接触阻抗型电极,在与氧化物透明导电膜直接接触的由Al合金膜构成的低接触阻抗型电极中,所述Al合金膜以0.1~1.0原子%的比例含有比Al离子化倾向小的金属元素,且Al合金膜与氧化物透明电极直接接触的Al合金膜表面,形成有以最大的高粗糙度Rz计为5nm以上的凹凸。
-
公开(公告)号:CN101335203A
公开(公告)日:2008-12-31
申请号:CN200810108560.3
申请日:2008-05-27
Applicant: 株式会社神户制钢所
IPC: H01L21/28 , H01L21/768 , H01L21/84 , H01L23/532 , H01L29/43 , H01L27/12 , G02F1/1362 , G02F1/1343 , H01B13/00 , H01B5/14
CPC classification number: G02F1/136286 , B32B2457/20 , C22C21/00 , G02F2001/136295
Abstract: 本发明提供一种层叠构造及其制造方法,其不增加氧化物透明导电膜和Al合金膜之间的接触电阻且直接连接氧化物透明导电膜和Al合金、布线电阻小,在显影液等电解质液中不易发生电池作用腐蚀。其中制造层叠构造的方法具备有:在基板上形成所述氧化物透明导电膜的第一工序、在该氧化物透明导电膜上形成含有离子化倾向比铝小的合金成分的Al合金膜的第二工序、在由铝和所述合金成分构成的金属间化合物的析出温度以上,对所述Al合金膜进行加热的第三工序。
-
公开(公告)号:CN112018168B
公开(公告)日:2024-09-20
申请号:CN202010458017.7
申请日:2020-05-26
Applicant: 株式会社神户制钢所
IPC: H01L29/24 , H01L29/786 , C23C14/34 , C23C14/08
Abstract: 本发明的目的在于提供一种制造成本相对低、形成了薄膜晶体管时的载流子迁移率及光应力耐性高的氧化物半导体薄膜、薄膜晶体管及溅镀靶材。本发明为一种氧化物半导体薄膜,其包含金属元素,其中所述金属元素包含In、Zn、Fe及不可避免的杂质,相对于In、Zn及Fe的合计原子数,In的原子数为58atm%以上且80atm%以下,Zn的原子数为19atm%以上且41atm%以下,Fe的原子数为0.6atm%以上且3atm%以下。
-
公开(公告)号:CN118291930A
公开(公告)日:2024-07-05
申请号:CN202410397593.3
申请日:2020-01-16
Applicant: 株式会社神户制钢所
IPC: C23C14/34 , C23C14/08 , H01L29/786
Abstract: 本发明涉及氧化物半导体薄膜、薄膜晶体管及溅射靶。氧化物半导体薄膜具有第一氧化物半导体层与第二氧化物半导体层,分别包含In、Ga、Zn、Sn及O,第一氧化物半导体层满足0.05≦In/In+Ga+Zn+Sn≦0.25、0.20≦Ga/In+Ga+Zn+Sn≦0.60、0.20≦Zn/In+Ga+Zn+Sn≦0.60、0.05≦Sn/In+Ga+Zn+Sn≦0.15,第二氧化物半导体层满足0.20≦In/In+Ga+Zn+Sn≦0.60、0.05≦Ga/In+Ga+Zn+Sn≦0.25、0.15≦Zn/In+Ga+Zn+Sn≦0.60、0.01≦Sn/In+Ga+Zn+Sn≦0.20。
-
公开(公告)号:CN108780817B
公开(公告)日:2022-06-14
申请号:CN201780013390.8
申请日:2017-02-02
Applicant: 株式会社神户制钢所
IPC: H01L29/786 , H01L21/336
Abstract: 一种薄膜晶体管,是在基板上至少具有栅电极、栅绝缘膜、氧化物半导体层、源‑漏电极、和至少一层保护膜的薄膜晶体管,其中,构成所述氧化物半导体层的金属元素含有In、Ga、Zn、和Sn,所述氧化物半导体层的各金属元素对于全部金属元素的合计(In+Ga+Zn+Sn)的比例为,In:20~45原子%,Ga:5~20原子%,Zn:30~60原子%,和Sn:9~25原子%。
-
-
-
-
-
-
-
-
-