一种甚高精度图像处理VLSI验证方法

    公开(公告)号:CN106375658A

    公开(公告)日:2017-02-01

    申请号:CN201610814709.4

    申请日:2016-09-09

    CPC classification number: H04N5/23229 H04N17/00

    Abstract: 一种通用的甚高精度图像处理VLSI验证方法,首先根据当前相机类型进行参数配置,获取相机源图像并转换得到TEXTIO格式的原图数据和标准解数据,然后在多个重复的行有效周期中像素时钟的有效沿依次将原图数据发送至相机的数据总线或者数据信号线上,对数据总线或者数据信号线上的数据进行甚高精度图像处理及读取,得到TEXTIO格式的甚高精度图像处理结果数据,最后将处理结果数据与标准解数据进行比对,得到误差像素的位置、灰度值差值,进而得到调整阈值分布后的图像及验证结果。

    一种用于SRAM型FPGA配置刷新的CRC校验方法

    公开(公告)号:CN104484238B

    公开(公告)日:2016-02-10

    申请号:CN201410783776.5

    申请日:2014-12-16

    Abstract: 一种用于SRAM型FPGA配置刷新的CRC校验方法,通过对SRAM型FPGA配置文件格式、存储形式和故障模式的研究,采用对SRAM型FPGA回读配置帧实时计算与PROM内预先存储的CRC校验码比对的方式,提出并实现了一种用于SRAM型FPGA配置刷新的CRC校验方法。本发明方法采用CRC校验码的形式,实现了FPGA配置信息校验的器件无关性,同时设置了使能标志和获取标志,实现了不同速率、大数据量校验的应用需求,在回读过程中实时完成回读数据的CRC校验,达到了节省存储资源与处理时间的目的。另外本发明方法使用的基于查表的字节型CRC算法,进行资源独立划分和管理,快速高效,提升了运算速度和工作频率。

    一种基于参数化IP测试用例集合的芯片自动化验证方法

    公开(公告)号:CN104268078A

    公开(公告)日:2015-01-07

    申请号:CN201410492013.5

    申请日:2014-09-23

    Abstract: 本发明公开了一种基于参数化IP测试用例集合的芯片自动化验证方法,采用传统验证方法加入IP测试用例的测试激励来实现,步骤如下:设计构成芯片的每个IP的测试用例集合;对构成芯片的每个IP的参数进行配置;根据IP在芯片设计时的参数定义配置相应的测试用例集合;基于配置后的测试用例集合对芯片中每个IP进行测试,以验证设计的正确性。本发明实现简单并且大幅减少了针对同一IP重新编写测试用例的开销,提升了基于IP构建的芯片验证的效率。

    一种基于FPGA的星敏感器多模式图像预处理方法

    公开(公告)号:CN104202513A

    公开(公告)日:2014-12-10

    申请号:CN201410306767.7

    申请日:2014-06-30

    Abstract: 一种基于FPGA的通用多模式图像预处理方法,步骤如下:处理器设置预处理电路的存图模式,共有原图模式、自适应灰度加权滤波模式和窗口模式三种;原图模式:依据行场信号,将数据顺次存入片外存储器;滤波模式:图像数据进行自适应梯度加权滤波后,仅将像素大于0的有效像元的原始灰度值、滤波灰度值及行、列位置信息进行存储;开窗模式:进行窗口截取处理,每帧图像数据的第一字节为窗口编号,第二字节为行编号,后续字节为像元数据;依据窗口编号和行编号计算该行首个像元存储位置,然后以该地址为首地址存储后续像元数据。本发明提高了图像预处理电路的存储效率,提升了系统处理运算性能。

    一种多核操作系统可重构容错启动方法

    公开(公告)号:CN104063295A

    公开(公告)日:2014-09-24

    申请号:CN201410295331.2

    申请日:2014-06-26

    Abstract: 一种多核操作系统可重构容错启动方法,设置同步信号为初始状态,设置自旋锁为未被占用;各处理器核完成初始化后,申请自旋锁;申请到自旋锁的处理器核进入核间互斥访问的临界区,其余处理器核阻塞在自旋锁上;第一个申请到自旋锁的处理器核将自己的处理器核ID设置为主核ID号,并设置同步信号,然后释放自旋锁;后续申请到自旋锁的处理器核通过读取到的值得知自己为从核,且主核ID对应的处理器核为主核,释放自旋锁;主核完成内存、总线设备及操作系统内核的初始化后通过设置核间同步信号启动从核,使主核和从核同时开始任务调度。本发明能够在主核故障时仍能正常启动其他处理器核运行,提高了多核计算机的可靠性。

    一种三模冗余容错计算机控制周期同步装置

    公开(公告)号:CN102053883B

    公开(公告)日:2012-08-22

    申请号:CN201010611280.1

    申请日:2010-12-17

    Abstract: 一种三模冗余容错计算机控制周期同步装置,包括单机A、B、C、表决电路以及配置于A、B、C内的控制周期中断管理模块。单机A、B、C将各自的控制周期时钟同时输入到表决电路;表决电路利用其内部的表决单元和线与逻辑对输入的控制周期进行三选二表决,产生统一的控制周期时钟;单机A、B、C利用统一的控制周期时钟响应控制周期中断;控制周期中断管理模块在控制周期中断开始后关闭控制周期中断,并在经过一定延时候重新开启单机A、B、C的控制周期中断。本发明利用简单的电路设计方案,三模冗余容错计算机的高可靠性的控制周期同步控制,能容忍所有的单重故障模式,包括常0或常1故障,以及时钟漂移故障(包括高频振荡和频率变慢)。

    一种基于单相位时钟的抗辐射触发器电路结构

    公开(公告)号:CN105141291A

    公开(公告)日:2015-12-09

    申请号:CN201510346149.X

    申请日:2015-06-19

    Abstract: 一种基于单相位时钟的抗辐射触发器电路结构,包括时钟生成模块、数据滤波模块、第一单相位时钟基本触发器模块、第二单相位时钟基本触发器模块、第三单相位时钟基本触发器模块、第一DICE加固模块、第二DICE加固模块、第三DICE加固模块、第一C单元模块、第二C单元模块、第三C单元模块和选举模块。本发明触发器电路结构采用单相时钟技术,与现有的触发器技术相比,不仅节省了面积开销并降低功耗,而且避免了主从结构触发器中的时序冗余,提升触发器的时序性能,另外本发明触发器电路结构采用混合DICE+TMR结构,提高了触发器的触发脉冲,增强了抗单粒子翻转和单粒子脉冲的能力。

Patent Agency Ranking