-
公开(公告)号:CN108462620B
公开(公告)日:2020-10-20
申请号:CN201810139172.5
申请日:2018-02-11
Applicant: 北京控制工程研究所
Abstract: 一种吉比特级SpaceWire总线系统,所述系统包括:数据收发模块、数据缓冲模块、SpaceWire协议处理模块、数据处理模块。数据收发模块用于将光收发器的16B/20B编码与并行数据进行格式转换;数据缓冲模块用于异步时钟域的同步和数据缓存;SpaceWire协议处理模块用于总线数据的收发、识别控制代码和数据字符、更新协议状态、发送上行数据和地址、接收下行数据和地址;数据处理模块用于为SpaceWire协议处理模块、外部CPU、外部存储器、外部寄存器提供总线接口,并提供AXI和APB片上总线协议的转换。本发明减少了访存次数和时间,提高总线利用率,满足航天器高速数据传输的要求。
-
公开(公告)号:CN107463442A
公开(公告)日:2017-12-12
申请号:CN201710566062.2
申请日:2017-07-12
Applicant: 北京控制工程研究所
IPC: G06F9/50
Abstract: 本发明提出了一种星载多核SoC任务级负载均衡并行调度方法,步骤如下:将多核任务控制块TCB作为节点构建全局任务调度队列;调度器模块初始化时创建4个优先级最低的空闲任务,并加入全局任务调度队列OSTaskRdyList;多核SoC系统的多个处理器核并行运行调度器模块;调度器模块采用自旋锁访问全局任务调度队列OSTaskRdyList,从全局任务调度队列OSTaskRdyList中取得当前优先级最高的任务T1;调度器模块查找空闲的处理器核或者运行最低优先级任务的处理器核,把优先级最高的任务调度到该处理器核上。本发明解决了多任务在多核SoC上均衡分配和并行运行的问题,大幅度提高了多核SoC的计算和处理效率。
-
公开(公告)号:CN102541623A
公开(公告)日:2012-07-04
申请号:CN201110433239.4
申请日:2011-12-20
Applicant: 北京控制工程研究所
IPC: G06F9/455
Abstract: 一种嵌入式处理器的存储空间模拟方法,提供了嵌入式处理器的存储空间模拟方法。该方法可以模拟嵌入式处理器的完整存储空间,通过采用分页的方式来模拟大容量的完整存储空间,在分页机制下,只模拟程序中真正使用到的那部分存储空间,从而节省了模拟所需的空间开销;本方明针对不同的地址范围,采用静态模拟和动态模拟相结合的混合模拟方法,实现了一种效率高、开销低的大容量存储空间模拟机制。
-
公开(公告)号:CN105141291B
公开(公告)日:2018-02-09
申请号:CN201510346149.X
申请日:2015-06-19
Applicant: 北京控制工程研究所
IPC: H03K3/02
Abstract: 一种基于单相位时钟的抗辐射触发器电路结构,包括时钟生成模块、数据滤波模块、第一单相位时钟基本触发器模块、第二单相位时钟基本触发器模块、第三单相位时钟基本触发器模块、第一DICE加固模块、第二DICE加固模块、第三DICE加固模块、第一C单元模块、第二C单元模块、第三C单元模块和选举模块。本发明触发器电路结构采用单相时钟技术,与现有的触发器技术相比,不仅节省了面积开销并降低功耗,而且避免了主从结构触发器中的时序冗余,提升触发器的时序性能,另外本发明触发器电路结构采用混合DICE+TMR结构,提高了触发器的触发脉冲,增强了抗单粒子翻转和单粒子脉冲的能力。
-
公开(公告)号:CN108462620A
公开(公告)日:2018-08-28
申请号:CN201810139172.5
申请日:2018-02-11
Applicant: 北京控制工程研究所
Abstract: 一种吉比特级SpaceWire总线系统,所述系统包括:数据收发模块、数据缓冲模块、SpaceWire协议处理模块、数据处理模块。数据收发模块用于将光收发器的16B/20B编码与并行数据进行格式转换;数据缓冲模块用于异步时钟域的同步和数据缓存;SpaceWire协议处理模块用于总线数据的收发、识别控制代码和数据字符、更新协议状态、发送上行数据和地址、接收下行数据和地址;数据处理模块用于为SpaceWire协议处理模块、外部CPU、外部存储器、外部寄存器提供总线接口,并提供AXI和APB片上总线协议的转换。本发明减少了访存次数和时间,提高总线利用率,满足航天器高速数据传输的要求。
-
公开(公告)号:CN105024687A
公开(公告)日:2015-11-04
申请号:CN201510424158.6
申请日:2015-07-17
Applicant: 北京控制工程研究所
IPC: H03K19/0944
Abstract: 本发明涉及一种基于DICE和TMR的抗辐射触发器电路,包括时钟生成模块、数据滤波模块、第一主DICE加固模块、第二主DICE加固模块、第三主DICE加固模块、第一从DICE加固模块、第二从DICE加固模块、第三从DICE加固模块、第一C单元模块、第二C单元模块、第三C单元模块和选举模块。本发明触发器采用TMD和DICE结构混合的电路结构,与现有的触发器技术相比,大幅提升了整体电路的抗辐射性能,增强了抗单粒子翻转和单粒子瞬时脉冲的能力。
-
-
公开(公告)号:CN107463442B
公开(公告)日:2020-09-18
申请号:CN201710566062.2
申请日:2017-07-12
Applicant: 北京控制工程研究所
IPC: G06F9/50
Abstract: 本发明提出了一种星载多核SoC任务级负载均衡并行调度方法,步骤如下:将多核任务控制块TCB作为节点构建全局任务调度队列;调度器模块初始化时创建4个优先级最低的空闲任务,并加入全局任务调度队列OSTaskRdyList;多核SoC系统的多个处理器核并行运行调度器模块;调度器模块采用自旋锁访问全局任务调度队列OSTaskRdyList,从全局任务调度队列OSTaskRdyList中取得当前优先级最高的任务T1;调度器模块查找空闲的处理器核或者运行最低优先级任务的处理器核,把优先级最高的任务调度到该处理器核上。本发明解决了多任务在多核SoC上均衡分配和并行运行的问题,大幅度提高了多核SoC的计算和处理效率。
-
公开(公告)号:CN106339531B
公开(公告)日:2019-07-12
申请号:CN201610676527.5
申请日:2016-08-16
Applicant: 北京控制工程研究所
IPC: G06F17/50
Abstract: 一种C单元加固的组合逻辑单元电路结构生成方法,首先根据选取需要加固的组合逻辑单元,分别加入C单元电路结构,得到加固组合逻辑单元及元逻辑描述,然后根据加固组合逻辑单元逻辑描述生成测试向量,遍历C单元中MOS管宽度,得到延时最小值对应的MOS管宽度值,进而得到加固组合逻辑单元电路结构,最后使用测试向量对得到的加固组合逻辑单元电路结构进行测试,得到特征化参数。
-
公开(公告)号:CN105024687B
公开(公告)日:2019-06-18
申请号:CN201510424158.6
申请日:2015-07-17
Applicant: 北京控制工程研究所
IPC: H03K19/0944
Abstract: 本发明涉及一种基于DICE和TMR的抗辐射触发器电路,包括时钟生成模块、数据滤波模块、第一主DICE加固模块、第二主DICE加固模块、第三主DICE加固模块、第一从DICE加固模块、第二从DICE加固模块、第三从DICE加固模块、第一C单元模块、第二C单元模块、第三C单元模块和选举模块。本发明触发器采用TMD和DICE结构混合的电路结构,与现有的触发器技术相比,大幅提升了整体电路的抗辐射性能,增强了抗单粒子翻转和单粒子瞬时脉冲的能力。
-
-
-
-
-
-
-
-
-