-
公开(公告)号:CN113992486B
公开(公告)日:2023-05-12
申请号:CN202111258552.9
申请日:2021-10-27
Applicant: 西安微电子技术研究所
IPC: H04L25/03
Abstract: 本发明一种自适应双标分量极值对比判决反馈均衡电路,包括两抽头滤波器、阈值自适应单元、比较电路、时延单元、双标幅值均衡判决电路、系数更新单元和缓冲器;两抽头滤波器的输入端用于接收输入信号VIN,两抽头滤波器的输出端分别连接阈值自适应单元的输入端和比较电路的输入端,比较电路的输出端分别连接时延单元的输入端、双标幅值均衡判决电路的输入端和缓冲器的输入端,缓冲器用于输出信号VOUT;时延单元的输出端和阈值自适应单元的输出端均连接双标幅值均衡判决电路的输入端,双标幅值均衡判决电路的输出端连接系数更新单元的输入端,系数更新单元的输出端反馈连接两抽头滤波器的输入端。降低信号传输误码率,优化判决反馈均衡电路设计结构。
-
公开(公告)号:CN111800226B
公开(公告)日:2023-02-07
申请号:CN202010612890.7
申请日:2020-06-30
Applicant: 西安微电子技术研究所
IPC: H04L1/00 , H04L12/40 , H04L12/417 , H04L12/423
Abstract: 本发明公开了一种基于硬件仲裁的边带管理电路及方法,边带管理电路中接收帧处理单元、简化介质独立接口、硬件仲裁单元、寄存器和发送帧处理单元均与主控制单元连接,系统总线接口、接收帧处理单元和发送帧处理单元均与通道仲裁单元连接,接收帧处理单元、发送帧处理单元和硬件仲裁单元均与简化介质独立接口连接。本发明基于硬件仲裁的边带管理电路在硬件上仅需增加两个外部引脚,通过环路上的设备之间直接进行仲裁操作码收发进行硬件仲裁控制,整个仲裁过程无需BMC与电路之间进行命令响应交互,减少了仲裁的等待时间;采用令牌传递的策略进行发送器的选定,仅持有令牌者可以进行数据发送,确保了发送权的传递,避免了发送冲突,提升了处理的效率。
-
公开(公告)号:CN110190833B
公开(公告)日:2023-02-07
申请号:CN201910592633.9
申请日:2019-07-03
Applicant: 西安微电子技术研究所
IPC: H03K3/013 , H03K3/3562
Abstract: 本发明公开了一种抗单粒子翻转的自检测自恢复同步复位D触发器,D触发器的时钟信号输入电路分别与时钟信号输入端C、自检测自恢复同步复位主锁存器和自检测自恢复同步复位从锁存器连接,能够产生一个与时钟信号输入端C逻辑状态相反和相同的输出信号CN、CP;SEU监测电路分别与自检测自恢复同步复位主锁存器及自检测自恢复同步复位从锁存器连接;自检测自恢复同步复位主锁存器分别与数据信号输入端D、复位信号输入端RN及自检测自恢复同步复位从锁存器连接;自检测自恢复同步复位从锁存器与输出电路连接;输出电路与第一输出端Q及第二输出端QN连接。本发明触发器状态可控能力强,抗单粒子翻转能力强,工作方式灵活。
-
公开(公告)号:CN115694471A
公开(公告)日:2023-02-03
申请号:CN202211339506.6
申请日:2022-10-25
Applicant: 西安微电子技术研究所
IPC: H03K19/0185 , H03K19/003
Abstract: 本发明公开了一种用于超大面阵超低温红外图像传感器的电平移位结构,包括转换信号输入管;电平钳位管的栅端接收电平VREF,电平钳位管的源端分别连接反馈管的源端、反向N管的栅端、反向P管的栅端;电平钳位管的漏端连接转换信号输入管的源端;转换信号输入管的漏端接地;转换信号输入管的栅端接IP;反馈管的漏端与上拉管的源端相接,上拉管的栅端接IP,上拉管的漏端接电源VDD;反向P管的源端接电源VDD,反向P管的漏端连接反向N管的源端,反向N管的漏端接地;电平VREF由电平VREF钳位匹配电压产生电路产生。保证转换信号输入管(低阈值管)的源漏电压不超过1.2V,确保该器件工作在正常的电压区间,避免击穿风险。
-
公开(公告)号:CN115633003A
公开(公告)日:2023-01-20
申请号:CN202211277126.4
申请日:2022-10-18
Applicant: 西安微电子技术研究所
IPC: H04L49/253 , H04L49/25 , H04L69/22 , H04L69/24
Abstract: 本发明提供一种支持多模式交换的PCIe交换电路交换方法和装置,对当前接收的交换事务的入端口和出端口的通信速率进行比较,并解析该交换事务的事务类型和包含的数据载荷长度;选择存储转发交换模式,并以存储转发模式交换到出端口;对于从入端口进入的需要交换到出端口的带数据载荷且数据载荷长度大于一个双字的完成事务和存储器写请求包依据入端口和出端口的通信速率比较结果,将所带数据载荷的长度选择直通交换或者存储转发模式进行交换;基于PCIe交换电路将当前交换的事务写入缓存,事务写入缓存的同时将选择的当前事务交换模式信息存储在缓存中;按读取的事务交换信息确定当前事务的交换模式,本申请由硬件自动且动态的进行当前交换事务的交换模式选择,提高了装置的交换性能。
-
公开(公告)号:CN115050768A
公开(公告)日:2022-09-13
申请号:CN202210737686.7
申请日:2022-06-27
Applicant: 西安微电子技术研究所
IPC: H01L27/146
Abstract: 本发明公开了一种增强吸收的背照式抗辐照PPD像元结构及其实现方法,像元结构中阱注入区、传输管阈值调整注入层和PD注入区设置在外延层上,传输管阈值调整注入层的一侧设置有栅氧化层和栅极,FD区位于阱注入区内部,高k介质层覆盖器件表面,钝化层淀积在器件表面。通过淀积高k介质层与反射金属层,利用金属与半导体之间的功函数差,在半导体PD注入区的表面感应出空穴,并通过将金属层与外延层共同接到电源地,实现对PPD表面感生空穴层的电位钳制,从而避免了通过高剂量离子注入的方式形成光电二极管表面的钳位层,有效的减少了PPD表面由于注入损伤引入的缺陷,减少了光电二极管中光电子在表面的复合,提升了像素单元的量子效率。
-
公开(公告)号:CN115022421A
公开(公告)日:2022-09-06
申请号:CN202210602929.6
申请日:2022-05-30
Applicant: 西安微电子技术研究所
Abstract: 本发明属于传输策略领域,具体涉及一种有线信号传输电路。本发明公开了一种基于正交频分复用的有线信号传输设计方法,适于进行1553B、CAN、RS422/RS485以及快速以太网等多种协议数据的传输,提高了协议处理的效率与兼容性;在OFDM进行逆傅里叶变换前,采用共轭反序数据类型转换消除了傅里叶变换的虚部,提高了基带处理单元的工程可实施性;在接收基带数据时,基于数据同步头识别,并采用能量检测模块和AGC模块,提高了数据接收的可靠性;采用了灵活的加密策略,能够根据系统数据冗余开销和延迟需求,灵活选择加密策略,提高数据传输的安全性;提出了由DAC、PA、PGA、ADC等主要芯片构成的收发单元的基本实现结构,用于支持不同协议总线信号的传输。
-
公开(公告)号:CN108847842B
公开(公告)日:2022-02-11
申请号:CN201810574786.6
申请日:2018-06-05
Applicant: 西安微电子技术研究所
Abstract: 本发明一种具有自刷新功能的抗单粒子翻转效应异步分频电路,包括多数表决电路和并联的三级计数分频模块,计数分频模块包括分频数配置电路和计数器电路。采用冗余结构、多数表决电路和自刷新方法大幅提升异步分频电路的抗单粒子翻转效应;通过冗余表决方式抑制单个分频电路中发生的单粒子翻转事件,且利用多数表决后输出频率信号对三个计数分频模块进行实时刷新控制,确保三个计数分频模块工作状态一致,消除了单粒子翻转效应在计数分频模块中的时序错误状态累积,大幅降低了异步分频电路的单粒子翻转概率,提高了集成电路在空间应用环境的可靠性。
-
公开(公告)号:CN113992485A
公开(公告)日:2022-01-28
申请号:CN202111258539.3
申请日:2021-10-27
Applicant: 西安微电子技术研究所
IPC: H04L25/03
Abstract: 本发明公开了一种判决反馈均衡电路和高速信号信道传输结构,判决反馈均衡电路通过对比判决反馈均衡正向最大补偿后幅值与反向最大补偿后幅值,获得后标分量在两种情况下均衡滤波器对输入信号的补偿情况,并实时调整滤波器控制系数,优化判决反馈均衡电路的均衡方案,使均衡后信号达到最佳状态。均衡算法简单,控制环路明确,电路结构实现容易。当判决反馈均衡正向最大补偿后幅值绝对值小于反向最大补偿后幅值绝对值时,需要增加均衡滤波器系数的绝对值;当判决反馈均衡正向最大补偿后幅值绝对值大于反向最大补偿后幅值绝对值时,需要减小均衡滤波器系数的绝对值。
-
公开(公告)号:CN113947055A
公开(公告)日:2022-01-18
申请号:CN202111275422.6
申请日:2021-10-29
Applicant: 西安微电子技术研究所
IPC: G06F30/392 , G06F30/394 , G06F30/396 , G06F30/398
Abstract: 本发明公开了一种适用于满足三模冗余的物理搭建方法,在布局阶段采用了对时钟管理单元进行定制设计,同组三个寄存器在实现中通过脚本得到有效控制,由于现有三模寄存器增加了时钟延时,具有在先进工艺下不同工艺角下延时差异大的特点,降低了时序收敛难度,有效加快了设计效率,最终三模时钟相位差检查采用了时钟长度比较法完成。本发明能够在确保单粒子效应得到有效改进的同时,能够确保三模设计快速达到设计指标。本发明具有流程简单、可操作性强,时序收敛速度快的优点,并且能满足其它流片签核条件。
-
-
-
-
-
-
-
-
-