-
公开(公告)号:CN113708764A
公开(公告)日:2021-11-26
申请号:CN202110871509.3
申请日:2021-07-30
Applicant: 西安空间无线电技术研究所
IPC: H03M1/12
Abstract: 本发明公开了一种基于FPGA的多片高速DAC同步系统,包括:同步检测模块,用于对若干片高速DAC器件进行同步性检测,根据同步性检测结果,生成并输出复位使能信号;以及,生成并输出相位调整信号;DAC复位模块,用于复位信号RST的产生与相位调整;数据相位调整模块,用于根据相位调整信号对各高速DAC器件的输入数据进行相位调整;采样时钟产生模块,用于产生各高速DAC器件的采样时钟和FPGA的数据时钟;高速DAC器件,用于在相位调整后的复位信号的驱动下进行复位;以及,在采样时钟控制下,对相位调整后的输入数据进行数模转换后输出。本发明实现了多片高速DAC器件的快速同步,实时保证高速DAC器件对输入数据的正确采样。
-
公开(公告)号:CN113708764B
公开(公告)日:2023-12-12
申请号:CN202110871509.3
申请日:2021-07-30
Applicant: 西安空间无线电技术研究所
IPC: H03M1/12
Abstract: 本发明公开了一种基于FPGA的多片高速DAC同步系统,包括:同步检测模块,用于对若干片高速DAC器件进行同步性检测,根据同步性检测结果,生成并输出复位使能信号;以及,生成并输出相位调整信号;DAC复位模块,用于复位信号RST的产生与相位调整;数据相位调整模块,用于根据相位调整信号对各高速DAC器件的输入数据进行相位调整;采样时钟产生模块,用于产生各高速DAC器件的采样时钟和FPGA的数据时钟;高速DAC器件,用于在相位调整后的复位信号的驱动下进行复位;以及,在采样时钟控制下,对相位调整后的输入数据进行数模转换后输出。本发明实现了多片高速DAC器件的快速同步,实时保证高速DAC器件对输入数据的正确采样。
-
公开(公告)号:CN116155352B
公开(公告)日:2024-05-31
申请号:CN202310065965.8
申请日:2023-01-14
Applicant: 西安空间无线电技术研究所
IPC: H04B7/185
Abstract: 本发明提供了一种星载功率捷变控制电路系统及控制方法,包括:电调衰减控制模块,用于对信号进行功率衰减调节。检波电路模块,用于对输入信号进行检波,经过运放进行放大处理,选择合适放大电压进入后续模块。功率判决模块和功率基准模块,用于进行链路功率变化判决调整以及通过基准电压的变化对信号功率进行捷变控制。功率控制模块,用于对电调衰减控制模块进行衰减量调整。本发明提出的捷变控制电路能够有效控制射频环路内功率变化,保证输出信号功率的稳定性,工程实测能够将调制信号高低温下输出功率变化控制在1dB以内,解决了星载产品在严酷的高低温环境下,功率变化的问题。
-
公开(公告)号:CN116155352A
公开(公告)日:2023-05-23
申请号:CN202310065965.8
申请日:2023-01-14
Applicant: 西安空间无线电技术研究所
IPC: H04B7/185
Abstract: 本发明提供了一种星载功率捷变控制电路系统及控制方法,包括:电调衰减控制模块,用于对信号进行功率衰减调节。检波电路模块,用于对输入信号进行检波,经过运放进行放大处理,选择合适放大电压进入后续模块。功率判决模块和功率基准模块,用于进行链路功率变化判决调整以及通过基准电压的变化对信号功率进行捷变控制。功率控制模块,用于对电调衰减控制模块进行衰减量调整。本发明提出的捷变控制电路能够有效控制射频环路内功率变化,保证输出信号功率的稳定性,工程实测能够将调制信号高低温下输出功率变化控制在1dB以内,解决了星载产品在严酷的高低温环境下,功率变化的问题。
-
-
-