-
公开(公告)号:CN117856865A
公开(公告)日:2024-04-09
申请号:CN202311798788.0
申请日:2023-12-25
Applicant: 西安空间无线电技术研究所
IPC: H04B7/185 , H04L1/00 , G06F30/337
Abstract: 本发明提供了一种适用于星载ASIC芯片开发的LDPC T1码编码资源优化方法,该中继终端星载ASIC芯片的LDPC T1码编码资源优化方法,包括:RAM读写控制模块、RAM调用模块、组帧模块、数据接收模块。RAM用于对接收模块处理后的待编码数据进行存储;RAM读写控制模块根据LDPC T1码指定码长和指定信息序列长度的编码需求产生对RAM的读写地址及读写使能信号;RAM调用模块根据目前状态对例化RAM进行调用,RAM大小为64b,输入输出数据位宽均为1位;组帧模块对RAM输出后的数据进行格式编排;针对以上RAM大小和数量,ASIC设计时采用底层寄存器搭建RAM的方式。
-
公开(公告)号:CN119276407A
公开(公告)日:2025-01-07
申请号:CN202411286051.5
申请日:2024-09-13
Applicant: 西安空间无线电技术研究所
IPC: H04J3/06
Abstract: 本发明涉及一种适用于高速数传调制的自适应DAC同步装置和方法,该方法通过固定其中一片DAC芯片的SYNC信号的相位,遍历调整另一片DAC芯片的SYNC信号的相位,同时对DAC芯片的输出时钟相位进行鉴相,找出使两片DAC芯片输出时钟同步时SYNC信号之间的相位差,按照该相位差输出两片DAC芯片的SYNC信号,从而实现两片DAC芯片的采样时钟同步。
-