一种具有结型场板的功率LDMOS器件

    公开(公告)号:CN103268890B

    公开(公告)日:2015-08-19

    申请号:CN201310202668.X

    申请日:2013-05-28

    Abstract: 一种具有结型场板的功率LDMOS器件,属于功率半导体器件技术领域。本发明在常规LDMOS器件的衬底中形成与衬底掺杂类型相反的埋层,在器件漂移区表面形成由PN结构成的结型场板。本发明利用结型场板中PN结电场分布调制器件表面电场,使器件表面电场分布更加均匀,能有效避免金属场板末端电场尖峰的不足,提高器件的击穿特性;反向阻断状态下,结型场板对漂移区有辅助耗尽作用,能大幅提高漂移区掺杂水平,降低器件导通电阻;同时,结型场板中PN结反向偏置时反向电流小,有利降低场板中的泄漏电流,衬底中的埋层能有效提高器件耐压特性。本发明的器件具有高压、低功耗、低成本与易集成的特点,适用于功率集成电路与射频功率集成电路。

    一种横向SOI功率半导体器件

    公开(公告)号:CN103441147A

    公开(公告)日:2013-12-11

    申请号:CN201310346866.3

    申请日:2013-08-09

    Abstract: 一种横向SOI功率半导体器件,属于功率半导体器件技术领域。器件元胞结构包括衬底、绝缘介质层及绝缘介质层上方的器件有源层,器件有源层包括源区、漏区、栅和漂移区;其中源区和漏区之间的漂移区由两个平行于器件横向方向的第一半导体掺杂区中间夹一个第二半导体掺杂区形成三明治结构,其中第一半导体掺杂区的导电类型与源区结构中的第一导电类型半导体体区的导电类型不同;在两个第一半导体掺杂区的外侧面分别具有一层高k介质层。本发明能够缓解横向超结SOI功率半导体器件存在的衬底辅助耗尽效应,不存在超结功率半导体器件中需要考虑的超结结构的电荷平衡问题,具有更高的反向耐压性能和更低的正向导通电阻,且制作工艺难度和成本相对较低。

    一种具有结型场板的SOI功率LDMOS器件

    公开(公告)号:CN103325835A

    公开(公告)日:2013-09-25

    申请号:CN201310202568.7

    申请日:2013-05-28

    Abstract: 一种具有结型场板结构的SOI功率LDMOS器件,属于功率半导体器件技术领域。这种JFP SOI LDMOS器件采用PN结作为场板,并利用高K介质作为场板介质。一方面,结型场板的PN结电场调制器件表面电场,改善器件的电场分布,提高器件耐压;另一方面,在反向阻断状态时,结型场板辅助耗尽器件漂移区,使器件漂移区掺杂浓度大幅提高,从而降低导通电阻;高K介质用作场介质层,更有利于导通电阻和静态功耗的降低。与常规金属场板相比,结型场板技术还有效地避免了场板末端存在电场尖峰的缺陷;与多晶电阻场板相比,结型场板PN结势垒的存在能避免大的泄漏电流的产生。此外,本发明也与SOI CMOS电路具有很好的兼容性。

    一种槽型半导体功率器件

    公开(公告)号:CN102832237A

    公开(公告)日:2012-12-19

    申请号:CN201210226454.1

    申请日:2012-07-03

    Abstract: 本发明公开了一种槽型半导体功率器件,涉及槽型半导体功率器件技术领域,包括衬底层和有源层,所述有源层中形成有槽栅,槽栅纵向至少伸入到有源层中;在体接触区和漏区之间形成有阶梯型的介质槽,阶梯型的介质槽宽度较大的那一端更接近衬底层,介质槽分别与漏区和体接触区接触;介质槽中介质的介电系数小于有源层材料的介电系数;本发明具有以下优点:第一、器件耐压大大提高;第二、槽栅增大了器件有效拓展纵向导电区域和介质槽辅助耗尽漂移区,使得比导通电阻降低,进而降低功耗,同时栅槽也作为介质隔离槽,节省了隔离槽的面积;第三、介质槽折叠了漂移区以及在介质槽界面处的电荷积累区也是漏区或体接触区,大大缩小了器件尺寸。

    一种横向SOI功率半导体器件

    公开(公告)号:CN103441147B

    公开(公告)日:2016-01-20

    申请号:CN201310346866.3

    申请日:2013-08-09

    Abstract: 一种横向SOI功率半导体器件,属于功率半导体器件技术领域。器件元胞结构包括衬底、绝缘介质层及绝缘介质层上方的器件有源层,器件有源层包括源区、漏区、栅和漂移区;其中源区和漏区之间的漂移区由两个平行于器件横向方向的第一半导体掺杂区中间夹一个第二半导体掺杂区形成三明治结构,其中第一半导体掺杂区的导电类型与源区结构中的第一导电类型半导体体区的导电类型不同;在两个第一半导体掺杂区的外侧面分别具有一层高k介质层。本发明能够缓解横向超结SOI功率半导体器件存在的衬底辅助耗尽效应,不存在超结功率半导体器件中需要考虑的超结结构的电荷平衡问题,具有更高的反向耐压性能和更低的正向导通电阻,且制作工艺难度和成本相对较低。

    一种SOI基PMOSFET功率器件
    7.
    发明授权

    公开(公告)号:CN102969355B

    公开(公告)日:2015-06-17

    申请号:CN201210441287.2

    申请日:2012-11-07

    Abstract: 一种SOI基PMOSFET功率器件,属于功率半导体器件技术领域。本发明提供的SOI基PMOSFET功率器件采用N型SOI基,便于和N沟道功率器件相集成;同时,其漂移区是在SOI基的N型SOI半导体层表面注入P型阱区所形成,在反向阻断状态下,接高电位的N型SOI半导体层对P型漂移区二维耗尽而产生RESURF效应,这有效地提高了器件的击穿电压和漂移区浓度,且大大降低了导通电阻;再有,该SOI基PMOSFET功率器件利用介质槽来承担横向压降,使得在很小的器件横向尺寸下就能获得高的击穿电压,从而能够有效地缩小器件的横向尺寸。

    纵向功率半导体器件的制造方法

    公开(公告)号:CN102945799B

    公开(公告)日:2015-04-29

    申请号:CN201210306150.6

    申请日:2012-08-24

    Abstract: 本发明涉及半导体技术。本发明解决了现有具有槽栅超结的半导体功率器件的制造工艺难度较大的问题,提供了一种纵向功率半导体器件的制造方法,其技术方案可概括为:首先外延形成第一半导体区,在其顶部生长氧化层及淀积掩蔽层,并进行光刻,刻蚀形成第一沟槽,再在第一沟槽两侧壁形成氧化层,并湿法刻蚀去除该氧化层,再在其内壁形成氧化层,并在第一沟槽两侧壁形成第二半导体区,之后去除该氧化层,然后再次形成氧化层,填充绝缘介质并进行平坦化,再形成体区,在体区上刻蚀形成第二沟槽,并制作槽栅,最后形成源区和体接触区,并进行各电极制备以及表面钝化工艺。本发明的有益效果是,工艺难度较低,适用于MOS控制的纵向器件。

    一种双栅功率MOSFET器件
    9.
    发明公开

    公开(公告)号:CN102738240A

    公开(公告)日:2012-10-17

    申请号:CN201210179867.9

    申请日:2012-06-04

    Abstract: 一种双栅功率MOSFET器件,属于半导体功率器件技术领域。本发明在普通双栅LDMOS器件的基础上,通过将与漏极金属相连的漏极接触区向有源层下方延伸,形成纵向漏极接触区(12a),并在有源层和衬底之间引入一层与纵向漏极接触区(12a)下端相连的重掺杂埋层—即横向漏极接触区(12b),缩短了电流导通路径,同时采用双栅结构形成双电流通道,提高电流流通面积,大大降低导通电阻和功耗;对于相同的器件横向尺寸,器件耐压仅略微下降。

    一种双栅功率MOSFET器件
    10.
    发明授权

    公开(公告)号:CN102738240B

    公开(公告)日:2015-05-27

    申请号:CN201210179867.9

    申请日:2012-06-04

    Abstract: 一种双栅功率MOSFET器件,属于半导体功率器件技术领域。本发明在普通双栅LDMOS器件的基础上,通过将与漏极金属相连的漏极接触区向有源层下方延伸,形成纵向漏极接触区(12a),并在有源层和衬底之间引入一层与纵向漏极接触区(12a)下端相连的重掺杂埋层—即横向漏极接触区(12b),缩短了电流导通路径,同时采用双栅结构形成双电流通道,提高电流流通面积,大大降低导通电阻和功耗;对于相同的器件横向尺寸,器件耐压仅略微下降。

Patent Agency Ranking