-
公开(公告)号:CN102866621B
公开(公告)日:2014-05-28
申请号:CN201210334327.3
申请日:2012-09-12
Applicant: 北京控制工程研究所
Abstract: 本发明涉及一种航天器GPS整秒脉冲高精度校时器,采用硬件锁存技术实现脉冲信号对应的系统计时器时间的记录,首次采用脉冲接收模块、计时器锁存控制模块、寄存器组、校时模块和计时器共同实现脉冲信号的校时,通过硬件锁存模式代替传统软件中断方式实现的信号校时,时间误差仅限于硬件传输误差,硬件传输误差与中断响应时间相比可忽略不计,大大提高了利用GPS整秒脉冲信号进行校时的精度和稳定度,满足了航天器对信号校时的高精度要求。
-
公开(公告)号:CN113919263A
公开(公告)日:2022-01-11
申请号:CN202111074723.2
申请日:2021-09-14
Applicant: 北京控制工程研究所
IPC: G06F30/34 , G06F30/347
Abstract: 一种宇航用微小型、高集成度可编程信号处理模块设计方法,该信号处理模块包括两个高速模数转换模块、一个低速模数转换模块、信号处理PDU模块、数模转换模块。信号处理模块的设计步骤如下:步骤一、进行模数转换功能的设计,包括对两个高速模数转换模块和低速模数转换模块的设计;步骤二、进行数模转换模块的设计;步骤三、进行信号处理PDU模块的设计;步骤四、进行电源完整性和信号完整性设计;步骤五、进行管芯布局及封装设计。该方案具有集成度高,占用空间小,功耗低等特点,适合各类需要模数混合信号处理功能的小型化处理电路使用,在实际应用中效果良好。
-
公开(公告)号:CN103036667B
公开(公告)日:2015-08-19
申请号:CN201210516499.2
申请日:2012-11-30
Applicant: 北京控制工程研究所
IPC: H04L7/00
CPC classification number: Y02D50/10
Abstract: 一种高速串行通讯接口自适应时序校准方法,采用FPGA实现,步骤如下:将高速串行通讯接口设定为校准模式;将高速串行通讯接口收到的串行数据转换为并行数据;调整采样时钟相位或采样延时,得到最佳采样点;将最佳采样点对高速串行通讯接口进行配置;高速串行通讯接口重新将接收到的串行数据转换为并行数据;将得到的并行数据与预设值进行比对,根据比对结果调整并行数据锁存时刻,使得高速串行通讯接口接收到的并行数据与预设值一致;将得到的数据锁存时刻结果对高速串行通讯接口进行配置;将高速串行通讯接口设定为传数模式。本发明实现简单并有效降低了功耗。
-
-
公开(公告)号:CN113919258B
公开(公告)日:2025-04-08
申请号:CN202111076196.9
申请日:2021-09-14
Applicant: 北京控制工程研究所
IPC: G06F30/3308
Abstract: 一种宇航光纤陀螺用可编程信号处理模块的验证方法,包括步骤一、设计验证电路;步骤二、对信号处理单元进行验证,即验证FPGA和配置刷新功能的正常实现或者ASIC器件的功能实现;步骤三、进行LAD以及信号处理单元验证;步骤四、进行HAD以及信号处理单元验证;步骤五、进行HDA以及信号处理单元验证;步骤六、进行HAD、信号处理单元以及HAD的验证;步骤七、进行HAD、信号处理单元、HAD、外围电路以及外围光路的验证。本方法针对光纤陀螺的特点,采用了器件级、局部电路级、产品级等多级组合验证方式可靠地实现了宇航用微小型、高集成度可编程信号处理模块验证,为宇航用微小型、高集成度可编程信号处理模块的一次性可靠开发打下重要基础。
-
公开(公告)号:CN113919258A
公开(公告)日:2022-01-11
申请号:CN202111076196.9
申请日:2021-09-14
Applicant: 北京控制工程研究所
IPC: G06F30/3308
Abstract: 一种宇航光纤陀螺用可编程信号处理模块的验证方法,包括步骤一、设计验证电路;步骤二、对信号处理单元进行验证,即验证FPGA和配置刷新功能的正常实现或者ASIC器件的功能实现;步骤三、进行LAD以及信号处理单元验证;步骤四、进行HAD以及信号处理单元验证;步骤五、进行HDA以及信号处理单元验证;步骤六、进行HAD、信号处理单元以及HAD的验证;步骤七、进行HAD、信号处理单元、HAD、外围电路以及外围光路的验证。本方法针对光纤陀螺的特点,采用了器件级、局部电路级、产品级等多级组合验证方式可靠地实现了宇航用微小型、高集成度可编程信号处理模块验证,为宇航用微小型、高集成度可编程信号处理模块的一次性可靠开发打下重要基础。
-
公开(公告)号:CN103036667A
公开(公告)日:2013-04-10
申请号:CN201210516499.2
申请日:2012-11-30
Applicant: 北京控制工程研究所
IPC: H04L7/00
CPC classification number: Y02D50/10
Abstract: 一种高速串行通讯接口自适应时序校准方法,采用FPGA实现,步骤如下:将高速串行通讯接口设定为校准模式;将高速串行通讯接口收到的串行数据转换为并行数据;调整采样时钟相位或采样延时,得到最佳采样点;将最佳采样点对高速串行通讯接口进行配置;高速串行通讯接口重新将接收到的串行数据转换为并行数据;将得到的并行数据与预设值进行比对,根据比对结果调整并行数据锁存时刻,使得高速串行通讯接口接收到的并行数据与预设值一致;将得到的数据锁存时刻结果对高速串行通讯接口进行配置;将高速串行通讯接口设定为传数模式。本发明实现简单并有效降低了功耗。
-
-
公开(公告)号:CN102866621A
公开(公告)日:2013-01-09
申请号:CN201210334327.3
申请日:2012-09-12
Applicant: 北京控制工程研究所
Abstract: 本发明涉及一种航天器GPS整秒脉冲高精度校时器,采用硬件锁存技术实现脉冲信号对应的系统计时器时间的记录,首次采用脉冲接收模块、计时器锁存控制模块、寄存器组、校时模块和计时器共同实现脉冲信号的校时,通过硬件锁存模式代替传统软件中断方式实现的信号校时,时间误差仅限于硬件传输误差,硬件传输误差与中断响应时间相比可忽略不计,大大提高了利用GPS整秒脉冲信号进行校时的精度和稳定度,满足了航天器对信号校时的高精度要求。
-
-
-
-
-
-
-
-