一种交叉感应环线调谐装置及其实现阻抗补偿的方法

    公开(公告)号:CN109981148B

    公开(公告)日:2021-09-28

    申请号:CN201910049323.2

    申请日:2019-01-18

    Abstract: 本发明提供了一种交叉感应环线调谐装置,包括调谐装置本体,所述调谐装置本体包括信号变压器、并型电容矩阵、串型电容矩阵、电阻调节矩阵、检测变压器和信号检测单元,所述检测变压器原边、信号变压器副边、串型电容矩阵和电阻调节矩阵串联,所述并型电容矩阵和信号变压器副边并联,所述信号检测单元和检测变压器副边电性连接。本发明的调谐装置既可实现对轨旁室内外信号馈缆与感应环线之间的整体传输补偿,又可根据不同交叉感应环线系统设计方案进行灵活适配,有较强的可移植性和实用性。

    一种交叉感应环线系统的控制方法

    公开(公告)号:CN109795527A

    公开(公告)日:2019-05-24

    申请号:CN201910019675.3

    申请日:2019-01-09

    Abstract: 本发明提供了一种交叉感应环线系统的控制方法,所述控制方法采用了分散与集中控制相结合的方法,首先通过通信板集中控制调度多套地面环线收发设备,然后每套地面环线收发设备独立地进行车地通信和交叉点控制。所述方法通过所述通信板划分时间片的方式实现多接口、多种数据地收发调度以及周期性数据和触发性数据地协调处理,提高交叉感应环线系统的实时性和稳定性;本发明中车地间有效通信数据传输采用主从应答的控制方式,实现了分时全双工通信,保证了车地间数据传输的实时性和稳定性。

    安全系统的双CPU同步方法及装置

    公开(公告)号:CN107942781A

    公开(公告)日:2018-04-20

    申请号:CN201711116457.9

    申请日:2017-11-13

    Abstract: 本申请提供了一种安全系统的双CPU同步方法和装置,该装置包括第一逻辑门电路和第二逻辑门电路;第一CPU的输出端连接到第一逻辑门电路的第一输入端和第二逻辑门电路的第一输入端,第二CPU的输出端连接到第一逻辑门电路的第二输入端和第二逻辑门电路的第二输入端,第一逻辑门电路和第二逻辑门电路的输出端分别连接到第一CPU的输入端和第二CPU的输入端;第一逻辑门电路和第二逻辑门电路响应于来自双CPU的同步信号而分别输出信号至双CPU,以便双CPU根据分别来自两个逻辑门电路的输出信号来判定是否同步。直接使用硬件信号量完成双CPU同步,提高双CPU的同步效率,简化程序设计,并且同步延迟小,可靠性高。

    电平动态采集系统
    4.
    发明公开

    公开(公告)号:CN101561679A

    公开(公告)日:2009-10-21

    申请号:CN200910138494.9

    申请日:2009-05-20

    Abstract: 本发明涉及计算机控制系统输入检测技术,可应用于安全需求较高的计算机控制系统,具体为一种电平动态采集系统,包括两路相同的采集检测系统,每路分别包括动态采集电路、检测逻辑电路和中央处理器,两路采集检测系统中的所述检测逻辑电路与中央处理器件相互进行采集数据冗余交换。本发明引入冗余取二机制,在检测逻辑与中央处理器间两系统进行采集数据冗余交换以便处理器进行取二比较,最大程度得保证了检测结果的正确、可靠。此外,利用自检电路发出检测脉冲,由检测逻辑电路获取当前通道是否良好,当出现问题时,则该路停止采集工作并报错。避免了故障对信号采集结果的影响。

    一种交叉感应环线调谐装置及其实现阻抗补偿的方法

    公开(公告)号:CN109981148A

    公开(公告)日:2019-07-05

    申请号:CN201910049323.2

    申请日:2019-01-18

    Abstract: 本发明提供了一种交叉感应环线调谐装置,包括调谐装置本体,所述调谐装置本体包括信号变压器、并型电容矩阵、串型电容矩阵、电阻调节矩阵、检测变压器和信号检测单元,所述检测变压器原边、信号变压器副边、串型电容矩阵和电阻调节矩阵串联,所述并型电容矩阵和信号变压器副边并联,所述信号检测单元和检测变压器副边电性连接。本发明的调谐装置既可实现对轨旁室内外信号馈缆与感应环线之间的整体传输补偿,又可根据不同交叉感应环线系统设计方案进行灵活适配,有较强的可移植性和实用性。

    一种串行数据通信总线的检错方法和串行数据通信总线

    公开(公告)号:CN104778104A

    公开(公告)日:2015-07-15

    申请号:CN201510186314.X

    申请日:2015-04-20

    Abstract: 本申请公开了一种串行数据通信总线的检错方法和串行数据通信总线,该方法应用于具有二乘二取二结构的串行数据通信总线。该方法能够触发主设备的各个通信模块相互和/或向从设备发送不同类型的检错预制数据包,实现对不同故障模式的模拟,如二乘二取二功能故障的模拟、校验功能故障的模拟以及包编号检测功能故障的模拟。进一步,根据主设备和/或从设备各个通信模块的反馈信号,确定串行通信总线的是否正常。由以上可知,本发明通过对串行通信数据总线的故障模拟,实现对串行通信数据总线的检测,提高了串行数据通信总线的安全性。

    安全系统的双CPU同步方法及装置

    公开(公告)号:CN107942781B

    公开(公告)日:2020-05-22

    申请号:CN201711116457.9

    申请日:2017-11-13

    Abstract: 本申请提供了一种安全系统的双CPU同步方法和装置,该装置包括第一逻辑门电路和第二逻辑门电路;第一CPU的输出端连接到第一逻辑门电路的第一输入端和第二逻辑门电路的第一输入端,第二CPU的输出端连接到第一逻辑门电路的第二输入端和第二逻辑门电路的第二输入端,第一逻辑门电路和第二逻辑门电路的输出端分别连接到第一CPU的输入端和第二CPU的输入端;第一逻辑门电路和第二逻辑门电路响应于来自双CPU的同步信号而分别输出信号至双CPU,以便双CPU根据分别来自两个逻辑门电路的输出信号来判定是否同步。直接使用硬件信号量完成双CPU同步,提高双CPU的同步效率,简化程序设计,并且同步延迟小,可靠性高。

    一种看门狗电路检测方法和装置

    公开(公告)号:CN104679606A

    公开(公告)日:2015-06-03

    申请号:CN201510119464.9

    申请日:2015-03-18

    Abstract: 本申请公开了一种看门狗电路检测方法和装置。该方法通过向看门狗发送预制喂狗信号,并判断看门狗的反馈信号是否与预制喂狗信号的预期反馈信号相匹配来判断看门狗电路是否故障。与现有技术相比,在本发明中该看门狗电路可实现对预制喂狗信号的反馈,因而CPU可根据该反馈信号判断看门狗是否故障,从而实现对看门狗故障的检测,避免造成CPU与看门狗电路的双重故障,导致危险运行的情况。

    一种交叉感应环线系统的控制方法

    公开(公告)号:CN109795527B

    公开(公告)日:2021-04-13

    申请号:CN201910019675.3

    申请日:2019-01-09

    Abstract: 本发明提供了一种交叉感应环线系统的控制方法,所述控制方法采用了分散与集中控制相结合的方法,首先通过通信板集中控制调度多套地面环线收发设备,然后每套地面环线收发设备独立地进行车地通信和交叉点控制。所述方法通过所述通信板划分时间片的方式实现多接口、多种数据地收发调度以及周期性数据和触发性数据地协调处理,提高交叉感应环线系统的实时性和稳定性;本发明中车地间有效通信数据传输采用主从应答的控制方式,实现了分时全双工通信,保证了车地间数据传输的实时性和稳定性。

    一种时钟晶振频率监测方法和装置

    公开(公告)号:CN104679639A

    公开(公告)日:2015-06-03

    申请号:CN201510092942.1

    申请日:2015-03-02

    Abstract: 本申请公开了一种时钟晶振频率检测方法和装置。该方法通过触发目标时钟输出第一脉冲信号,预设异步时钟输出第二脉冲信号,并对第一脉冲信号和第二脉冲信号进行计数。当第二脉冲信号的输出达到预设个数时,比较第一脉冲信号的理论输出个数和实际输出个数,当第一脉冲信号的理论输出个数和实际输出个数在允许范围内时,则说明系统时钟的晶振频率的漂移是在系统允许的范围内。

Patent Agency Ranking